[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / ThinLTO / X86 / Inputs / devirt2.ll
bloba67e803161d58b956103512862ba7c49886e9834
1 target datalayout = "e-m:e-p270:32:32-p271:32:32-p272:64:64-i64:64-f80:128-n8:16:32:64-S128"
2 target triple = "x86_64-grtev4-linux-gnu"
4 %struct.A = type { i32 (...)** }
5 %struct.B = type { %struct.A }
6 %struct.C = type { %struct.A }
7 %struct.D = type { i32 (...)** }
8 %struct.E = type { i32 (...)** }
10 @_ZTV1B = constant { [4 x i8*] } { [4 x i8*] [i8* null, i8* undef, i8* bitcast (i32 (%struct.B*, i32)* @_ZN1B1fEi to i8*), i8* bitcast (i32 (%struct.A*, i32)* @_ZN1A1nEi to i8*)] }, !type !0, !type !1
11 @_ZTV1C = constant { [4 x i8*] } { [4 x i8*] [i8* null, i8* undef, i8* bitcast (i32 (%struct.C*, i32)* @_ZN1C1fEi to i8*), i8* bitcast (i32 (%struct.A*, i32)* @_ZN1A1nEi to i8*)] }, !type !0, !type !2
12 @_ZTV1D = linkonce_odr constant { [3 x i8*] } { [3 x i8*] [i8* null, i8* undef, i8* bitcast (i32 (%struct.D*, i32)* @_ZN1D1mEi to i8*)] }, !type !3
13 @_ZTV1E = constant { [3 x i8*] } { [3 x i8*] [i8* null, i8* undef, i8* bitcast (i32 (%struct.E*, i32)* @_ZN1E1mEi to i8*)] }, !type !4
15 define i32 @_ZN1B1fEi(%struct.B* %this, i32 %a) #0 {
16    ret i32 0;
19 define internal i32 @_ZN1A1nEi(%struct.A* %this, i32 %a) #0 {
20    ret i32 0;
23 define i32 @_ZN1C1fEi(%struct.C* %this, i32 %a) #0 {
24    ret i32 0;
27 define linkonce_odr i32 @_ZN1D1mEi(%struct.D* %this, i32 %a) #0 {
28    ret i32 0;
31 define internal i32 @_ZN1E1mEi(%struct.E* %this, i32 %a) #0 {
32    ret i32 0;
35 define i32 @test2(%struct.E* %obj, i32 %a) {
36 entry:
37   %0 = bitcast %struct.E* %obj to i8***
38   %vtable2 = load i8**, i8*** %0
39   %1 = bitcast i8** %vtable2 to i8*
40   %p2 = call i1 @llvm.type.test(i8* %1, metadata !"_ZTS1E")
41   call void @llvm.assume(i1 %p2)
43   %2 = bitcast i8** %vtable2 to i32 (%struct.E*, i32)**
44   %fptr33 = load i32 (%struct.E*, i32)*, i32 (%struct.E*, i32)** %2, align 8
46   %call4 = tail call i32 %fptr33(%struct.E* nonnull %obj, i32 %a)
47   ret i32 %call4
50 attributes #0 = { noinline optnone }
52 declare i1 @llvm.type.test(i8*, metadata)
53 declare void @llvm.assume(i1)
55 !0 = !{i64 16, !"_ZTS1A"}
56 !1 = !{i64 16, !"_ZTS1B"}
57 !2 = !{i64 16, !"_ZTS1C"}
58 !3 = !{i64 16, !"_ZTS1D"}
59 !4 = !{i64 16, !"_ZTS1E"}