[MIParser] Set RegClassOrRegBank during instruction parsing
[llvm-complete.git] / test / Transforms / LoadStoreVectorizer / AMDGPU / missing-alignment.ll
blobff718c1b101e2b56985e6e2bff58d18e558c9ff2
1 ; RUN: opt -mtriple=amdgcn-- -load-store-vectorizer -S -o - %s | FileCheck %s
3 target datalayout = "e-p:64:64-p1:64:64-p2:32:32-p3:32:32-p4:64:64-p5:32:32-p6:32:32-i64:64-v16:16-v24:32-v32:32-v48:64-v96:128-v192:256-v256:256-v512:512-v1024:1024-v2048:2048-n32:64-S32-A5"
5 @lds = internal addrspace(3) global [512 x float] undef, align 4
7 ; The original load has an implicit alignment of 4, and should not
8 ; increase to an align 8 load.
10 ; CHECK-LABEL: @load_keep_base_alignment_missing_align(
11 ; CHECK: load <2 x float>, <2 x float> addrspace(3)* %{{[0-9]+}}, align 4
12 define amdgpu_kernel void @load_keep_base_alignment_missing_align(float addrspace(1)* %out) {
13   %ptr0 = getelementptr inbounds [512 x float], [512 x float] addrspace(3)* @lds, i32 0, i32 11
14   %val0 = load float, float addrspace(3)* %ptr0
16   %ptr1 = getelementptr inbounds [512 x float], [512 x float] addrspace(3)* @lds, i32 0, i32 12
17   %val1 = load float, float addrspace(3)* %ptr1
18   %add = fadd float %val0, %val1
19   store float %add, float addrspace(1)* %out
20   ret void
24 ; CHECK-LABEL: @store_keep_base_alignment_missing_align(
25 ; CHECK: store <2 x float> zeroinitializer, <2 x float> addrspace(3)* %{{[0-9]+}}, align 4
26 define amdgpu_kernel void @store_keep_base_alignment_missing_align() {
27   %arrayidx0 = getelementptr inbounds [512 x float], [512 x float] addrspace(3)* @lds, i32 0, i32 1
28   %arrayidx1 = getelementptr inbounds [512 x float], [512 x float] addrspace(3)* @lds, i32 0, i32 2
29   store float 0.0, float addrspace(3)* %arrayidx0
30   store float 0.0, float addrspace(3)* %arrayidx1
31   ret void