[MIPS GlobalISel] Select MSA vector generic and builtin add
[llvm-complete.git] / lib / Target / AArch64 / AArch64RegisterBanks.td
blob7bbd992890d189e97fdaf2aca3e431e3b77b5f46
1 //=- AArch64RegisterBank.td - Describe the AArch64 Banks -----*- tablegen -*-=//
2 //
3 // Part of the LLVM Project, under the Apache License v2.0 with LLVM Exceptions.
4 // See https://llvm.org/LICENSE.txt for license information.
5 // SPDX-License-Identifier: Apache-2.0 WITH LLVM-exception
6 //
7 //===----------------------------------------------------------------------===//
8 //
9 //
10 //===----------------------------------------------------------------------===//
12 /// General Purpose Registers: W, X.
13 def GPRRegBank : RegisterBank<"GPR", [GPR64all]>;
15 /// Floating Point/Vector Registers: B, H, S, D, Q.
16 def FPRRegBank : RegisterBank<"FPR", [QQQQ]>;
18 /// Conditional register: NZCV.
19 def CCRegBank : RegisterBank<"CC", [CCR]>;