[llvm-exegesis][NFC] Pass Instruction instead of bare Opcode
[llvm-core.git] / lib / Target / AMDGPU / LLVMBuild.txt
blobc54a13c4b4d885f9505dae2e08c4e91ed6fb9e81
1 ;===- ./lib/Target/AMDGPU/LLVMBuild.txt ------------------------*- Conf -*--===;
3 ;                     The LLVM Compiler Infrastructure
5 ; This file is distributed under the University of Illinois Open Source
6 ; License. See LICENSE.TXT for details.
8 ;===------------------------------------------------------------------------===;
10 ; This is an LLVMBuild description file for the components in this subdirectory.
12 ; For more information on the LLVMBuild system, please see:
14 ;   http://llvm.org/docs/LLVMBuild.html
16 ;===------------------------------------------------------------------------===;
18 [common]
19 subdirectories = AsmParser Disassembler InstPrinter MCTargetDesc TargetInfo Utils
21 [component_0]
22 type = TargetGroup
23 name = AMDGPU
24 parent = Target
25 has_asmparser = 1
26 has_asmprinter = 1
27 has_disassembler = 1
29 [component_1]
30 type = Library
31 name = AMDGPUCodeGen
32 parent = AMDGPU
33 required_libraries = Analysis AsmPrinter CodeGen Core IPO MC AMDGPUAsmPrinter AMDGPUDesc AMDGPUInfo AMDGPUUtils Scalar SelectionDAG Support Target TransformUtils Vectorize GlobalISel
34 add_to_library_groups = AMDGPU