[ARM] DLS/LE low-overhead loop code generation
[llvm-core.git] / test / Transforms / HardwareLoops / ARM / massive.mir
blobaa9cbd33ea3a3ba3587e701f4575deea03b37e2e
1 # RUN: llc -mtriple=armv8.1m.main -mattr=+lob -run-pass=arm-low-overhead-loops %s -o - | FileCheck %s
2 # CHECK: for.body:
3 # CHECK-NOT: t2DLS
4 # CHECK-NOT: t2LEUpdate
6 --- |
7   target datalayout = "e-m:e-p:32:32-Fi8-i64:64-v128:64:128-a:0:32-n32-S64"
8   target triple = "thumbv8.1m.main-unknown-unknown"
9   
10   ; Function Attrs: norecurse nounwind
11   define dso_local arm_aapcscc void @massive(i32* nocapture %a, i32* nocapture readonly %b, i32* nocapture readonly %c, i32 %N) local_unnamed_addr {
12   entry:
13     %cmp8 = icmp eq i32 %N, 0
14     br i1 %cmp8, label %for.cond.cleanup, label %for.body.preheader
15   
16   for.body.preheader:                               ; preds = %entry
17     %scevgep = getelementptr i32, i32* %a, i32 -1
18     %scevgep4 = getelementptr i32, i32* %c, i32 -1
19     %scevgep8 = getelementptr i32, i32* %b, i32 -1
20     call void @llvm.set.loop.iterations.i32(i32 %N)
21     br label %for.body
22   
23   for.cond.cleanup:                                 ; preds = %for.body, %entry
24     ret void
25   
26   for.body:                                         ; preds = %for.body, %for.body.preheader
27     %lsr.iv9 = phi i32* [ %scevgep8, %for.body.preheader ], [ %scevgep10, %for.body ]
28     %lsr.iv5 = phi i32* [ %scevgep4, %for.body.preheader ], [ %scevgep6, %for.body ]
29     %lsr.iv1 = phi i32* [ %scevgep, %for.body.preheader ], [ %scevgep2, %for.body ]
30     %0 = phi i32 [ %N, %for.body.preheader ], [ %3, %for.body ]
31     %size = call i32 @llvm.arm.space(i32 4096, i32 undef)
32     %scevgep11 = getelementptr i32, i32* %lsr.iv9, i32 1
33     %1 = load i32, i32* %scevgep11, align 4, !tbaa !3
34     %scevgep7 = getelementptr i32, i32* %lsr.iv5, i32 1
35     %2 = load i32, i32* %scevgep7, align 4, !tbaa !3
36     %mul = mul nsw i32 %2, %1
37     %scevgep3 = getelementptr i32, i32* %lsr.iv1, i32 1
38     store i32 %mul, i32* %scevgep3, align 4, !tbaa !3
39     %scevgep2 = getelementptr i32, i32* %lsr.iv1, i32 1
40     %scevgep6 = getelementptr i32, i32* %lsr.iv5, i32 1
41     %scevgep10 = getelementptr i32, i32* %lsr.iv9, i32 1
42     %3 = call i32 @llvm.loop.decrement.reg.i32.i32.i32(i32 %0, i32 1)
43     %4 = icmp ne i32 %3, 0
44     br i1 %4, label %for.body, label %for.cond.cleanup
45   }
46   
47   declare i32 @llvm.arm.space(i32, i32) #1
48   declare void @llvm.set.loop.iterations.i32(i32) #2
49   declare i32 @llvm.loop.decrement.reg.i32.i32.i32(i32, i32) #2
50   
51   attributes #1 = { nounwind }
52   attributes #2 = { noduplicate nounwind }
53   
54   !llvm.module.flags = !{!0, !1}
55   !llvm.ident = !{!2}
56   
57   !0 = !{i32 1, !"wchar_size", i32 4}
58   !1 = !{i32 1, !"min_enum_size", i32 4}
59   !2 = !{!"clang version 9.0.0 (http://llvm.org/git/clang.git a9c7c0fc5d468f3d18a5c6beb697ab0d5be2ff4c) (http://llvm.org/git/llvm.git f34bff0c141a04a5182d57e2cfb1e4bc582c81b0)"}
60   !3 = !{!4, !4, i64 0}
61   !4 = !{!"int", !5, i64 0}
62   !5 = !{!"omnipotent char", !6, i64 0}
63   !6 = !{!"Simple C/C++ TBAA"}
65 ...
66 ---
67 name:            massive
68 alignment:       1
69 exposesReturnsTwice: false
70 legalized:       false
71 regBankSelected: false
72 selected:        false
73 failedISel:      false
74 tracksRegLiveness: false
75 hasWinCFI:       false
76 registers:       []
77 liveins:         
78   - { reg: '$r0', virtual-reg: '' }
79   - { reg: '$r1', virtual-reg: '' }
80   - { reg: '$r2', virtual-reg: '' }
81   - { reg: '$r3', virtual-reg: '' }
82 frameInfo:       
83   isFrameAddressTaken: false
84   isReturnAddressTaken: false
85   hasStackMap:     false
86   hasPatchPoint:   false
87   stackSize:       8
88   offsetAdjustment: 0
89   maxAlignment:    4
90   adjustsStack:    false
91   hasCalls:        false
92   stackProtector:  ''
93   maxCallFrameSize: 0
94   cvBytesOfCalleeSavedRegisters: 0
95   hasOpaqueSPAdjustment: false
96   hasVAStart:      false
97   hasMustTailInVarArgFunc: false
98   localFrameSize:  0
99   savePoint:       ''
100   restorePoint:    ''
101 fixedStack:      []
102 stack:           
103   - { id: 0, name: '', type: spill-slot, offset: -4, size: 4, alignment: 4, 
104       stack-id: default, callee-saved-register: '$lr', callee-saved-restored: false, 
105       debug-info-variable: '', debug-info-expression: '', debug-info-location: '' }
106   - { id: 1, name: '', type: spill-slot, offset: -8, size: 4, alignment: 4, 
107       stack-id: default, callee-saved-register: '$r7', callee-saved-restored: true, 
108       debug-info-variable: '', debug-info-expression: '', debug-info-location: '' }
109 constants:       []
110 machineFunctionInfo: {}
111 body:             |
112   bb.0.entry:
113     successors: %bb.1(0x80000000)
114   
115     frame-setup tPUSH 14, $noreg, $r7, killed $lr, implicit-def $sp, implicit $sp
116     frame-setup CFI_INSTRUCTION def_cfa_offset 8
117     frame-setup CFI_INSTRUCTION offset $lr, -4
118     frame-setup CFI_INSTRUCTION offset $r7, -8
119     $r7 = frame-setup tMOVr $sp, 14, $noreg
120     frame-setup CFI_INSTRUCTION def_cfa_register $r7
121     tCMPi8 $r3, 0, 14, $noreg, implicit-def $cpsr
122     t2IT 0, 8, implicit-def $itstate
123     tPOP_RET 0, killed $cpsr, def $r7, def $pc, implicit killed $itstate
124     renamable $r1, dead $cpsr = tSUBi8 killed renamable $r1, 4, 14, $noreg
125     renamable $r2, dead $cpsr = tSUBi8 killed renamable $r2, 4, 14, $noreg
126     renamable $r0, dead $cpsr = tSUBi8 killed renamable $r0, 4, 14, $noreg
127     $lr = tMOVr $r3, 14, $noreg
128     t2DoLoopStart killed $r3
129   
130   bb.1.for.body:
131     successors: %bb.1(0x7c000000), %bb.2(0x04000000)
132   
133     dead renamable $r3 = SPACE 4096, undef renamable $r0
134     renamable $r12, renamable $r1 = t2LDR_PRE killed renamable $r1, 4, 14, $noreg :: (load 4 from %ir.scevgep11, !tbaa !3)
135     renamable $r3, renamable $r2 = t2LDR_PRE killed renamable $r2, 4, 14, $noreg :: (load 4 from %ir.scevgep7, !tbaa !3)
136     renamable $r3 = nsw t2MUL killed renamable $r3, killed renamable $r12, 14, $noreg
137     early-clobber renamable $r0 = t2STR_PRE killed renamable $r3, killed renamable $r0, 4, 14, $noreg :: (store 4 into %ir.scevgep3, !tbaa !3)
138     renamable $lr = t2LoopDec killed renamable $lr, 1
139     t2LoopEnd renamable $lr, %bb.1
140     tB %bb.2, 14, $noreg
141   
142   bb.2.for.cond.cleanup:
143     tPOP_RET 14, $noreg, def $r7, def $pc