[RISCV] Support 'f' Inline Assembly Constraint
[llvm-core.git] / test / CodeGen / AMDGPU / llvm.amdgcn.alignb.ll
blob873a3f0f368fd267c90d750db8855dd9741103b2
1 ; RUN: llc -march=amdgcn -verify-machineinstrs < %s | FileCheck -check-prefix=GCN %s
3 declare i32 @llvm.amdgcn.alignbit(i32, i32, i32) #0
4 declare i32 @llvm.amdgcn.alignbyte(i32, i32, i32) #0
6 ; GCN-LABEL: {{^}}v_alignbit_b32:
7 ; GCN: v_alignbit_b32 {{[vs][0-9]+}}, {{[vs][0-9]+}}, {{[vs][0-9]+}}
8 define amdgpu_kernel void @v_alignbit_b32(i32 addrspace(1)* %out, i32 %src1, i32 %src2, i32 %src3) #1 {
9   %val = call i32 @llvm.amdgcn.alignbit(i32 %src1, i32 %src2, i32 %src3) #0
10   store i32 %val, i32 addrspace(1)* %out
11   ret void
14 ; GCN-LABEL: {{^}}v_alignbyte_b32:
15 ; GCN: v_alignbyte_b32 {{[vs][0-9]+}}, {{[vs][0-9]+}}, {{[vs][0-9]+}}
16 define amdgpu_kernel void @v_alignbyte_b32(i32 addrspace(1)* %out, i32 %src1, i32 %src2, i32 %src3) #1 {
17   %val = call i32 @llvm.amdgcn.alignbyte(i32 %src1, i32 %src2, i32 %src3) #0
18   store i32 %val, i32 addrspace(1)* %out
19   ret void
22 attributes #0 = { nounwind readnone }
23 attributes #1 = { nounwind }