[RISCV] Support 'f' Inline Assembly Constraint
[llvm-core.git] / test / CodeGen / RISCV / inline-asm-invalid.ll
blob06b0f2c2bfea81b9a7ea381d73a3f66130477d03
1 ; RUN: not llc -mtriple=riscv32 < %s 2>&1 | FileCheck %s
2 ; RUN: not llc -mtriple=riscv64 < %s 2>&1 | FileCheck %s
4 define void @constraint_I() {
5 ; CHECK: error: invalid operand for inline asm constraint 'I'
6   tail call void asm sideeffect "addi a0, a0, $0", "I"(i32 2048)
7 ; CHECK: error: invalid operand for inline asm constraint 'I'
8   tail call void asm sideeffect "addi a0, a0, $0", "I"(i32 -2049)
9   ret void
12 define void @constraint_J() {
13 ; CHECK: error: invalid operand for inline asm constraint 'J'
14   tail call void asm sideeffect "addi a0, a0, $0", "J"(i32 1)
15   ret void
18 define void @constraint_K() {
19 ; CHECK: error: invalid operand for inline asm constraint 'K'
20   tail call void asm sideeffect "csrwi mstatus, $0", "K"(i32 32)
21 ; CHECK: error: invalid operand for inline asm constraint 'K'
22   tail call void asm sideeffect "csrwi mstatus, $0", "K"(i32 -1)
23   ret void
26 define void @constraint_f() nounwind {
27 ; CHECK: error: couldn't allocate input reg for constraint 'f'
28   tail call void asm "fadd.s fa0, fa0, $0", "f"(float 0.0)
29 ; CHECK: error: couldn't allocate input reg for constraint 'f'
30   tail call void asm "fadd.d fa0, fa0, $0", "f"(double 0.0)
31   ret void