[RISCV] Support 'f' Inline Assembly Constraint
[llvm-core.git] / test / CodeGen / SystemZ / int-cmp-39.ll
blob504aab816fc580ab11ebfa7b94345fd5044a7143
1 ; Test 64-bit comparisons in which the second operand is sign-extended
2 ; from a PC-relative i16.
4 ; RUN: llc < %s -mtriple=s390x-linux-gnu | FileCheck %s
6 @g = global i16 1
7 @h = global i16 1, align 1, section "foo"
9 ; Check signed comparison.
10 define i64 @f1(i64 %src1) {
11 ; CHECK-LABEL: f1:
12 ; CHECK: cghrl %r2, g
13 ; CHECK-NEXT: blr %r14
14 ; CHECK: br %r14
15 entry:
16   %val = load i16, i16 *@g
17   %src2 = sext i16 %val to i64
18   %cond = icmp slt i64 %src1, %src2
19   br i1 %cond, label %exit, label %mulb
20 mulb:
21   %mul = mul i64 %src1, %src1
22   br label %exit
23 exit:
24   %res = phi i64 [ %src1, %entry ], [ %mul, %mulb ]
25   ret i64 %res
28 ; Check unsigned comparison, which cannot use CHRL.
29 define i64 @f2(i64 %src1) {
30 ; CHECK-LABEL: f2:
31 ; CHECK-NOT: cghrl
32 ; CHECK: br %r14
33 entry:
34   %val = load i16, i16 *@g
35   %src2 = sext i16 %val to i64
36   %cond = icmp ult i64 %src1, %src2
37   br i1 %cond, label %exit, label %mulb
38 mulb:
39   %mul = mul i64 %src1, %src1
40   br label %exit
41 exit:
42   %res = phi i64 [ %src1, %entry ], [ %mul, %mulb ]
43   ret i64 %res
46 ; Check equality.
47 define i64 @f3(i64 %src1) {
48 ; CHECK-LABEL: f3:
49 ; CHECK: cghrl %r2, g
50 ; CHECK-NEXT: ber %r14
51 ; CHECK: br %r14
52 entry:
53   %val = load i16, i16 *@g
54   %src2 = sext i16 %val to i64
55   %cond = icmp eq i64 %src1, %src2
56   br i1 %cond, label %exit, label %mulb
57 mulb:
58   %mul = mul i64 %src1, %src1
59   br label %exit
60 exit:
61   %res = phi i64 [ %src1, %entry ], [ %mul, %mulb ]
62   ret i64 %res
65 ; Check inequality.
66 define i64 @f4(i64 %src1) {
67 ; CHECK-LABEL: f4:
68 ; CHECK: cghrl %r2, g
69 ; CHECK-NEXT: blhr %r14
70 ; CHECK: br %r14
71 entry:
72   %val = load i16, i16 *@g
73   %src2 = sext i16 %val to i64
74   %cond = icmp ne i64 %src1, %src2
75   br i1 %cond, label %exit, label %mulb
76 mulb:
77   %mul = mul i64 %src1, %src1
78   br label %exit
79 exit:
80   %res = phi i64 [ %src1, %entry ], [ %mul, %mulb ]
81   ret i64 %res
84 ; Repeat f1 with an unaligned address.
85 define i64 @f5(i64 %src1) {
86 ; CHECK-LABEL: f5:
87 ; CHECK: lgrl [[REG:%r[0-5]]], h@GOT
88 ; CHECK: cgh %r2, 0([[REG]])
89 ; CHECK-NEXT: blr %r14
90 ; CHECK: br %r14
91 entry:
92   %val = load i16, i16 *@h, align 1
93   %src2 = sext i16 %val to i64
94   %cond = icmp slt i64 %src1, %src2
95   br i1 %cond, label %exit, label %mulb
96 mulb:
97   %mul = mul i64 %src1, %src1
98   br label %exit
99 exit:
100   %res = phi i64 [ %src1, %entry ], [ %mul, %mulb ]
101   ret i64 %res
104 ; Check the comparison can be reversed if that allows CGHRL to be used.
105 define i64 @f6(i64 %src2) {
106 ; CHECK-LABEL: f6:
107 ; CHECK: cghrl %r2, g
108 ; CHECK-NEXT: bhr %r14
109 ; CHECK: br %r14
110 entry:
111   %val = load i16, i16 *@g
112   %src1 = sext i16 %val to i64
113   %cond = icmp slt i64 %src1, %src2
114   br i1 %cond, label %exit, label %mulb
115 mulb:
116   %mul = mul i64 %src2, %src2
117   br label %exit
118 exit:
119   %res = phi i64 [ %src2, %entry ], [ %mul, %mulb ]
120   ret i64 %res