[RISCV] Support 'f' Inline Assembly Constraint
[llvm-core.git] / test / CodeGen / SystemZ / not-01.ll
blob3b9dbd1311f641696fc371eaa72353436d8a45b1
1 ; Combined logical operations involving complement on arch13
3 ; RUN: llc -mcpu=arch13 < %s -mtriple=s390x-linux-gnu | FileCheck %s
5 ; And-with-complement 32-bit.
6 define i32 @f1(i32 %dummy, i32 %a, i32 %b) {
7 ; CHECK-LABEL: f1:
8 ; CHECK: ncrk %r2, %r3, %r4
9 ; CHECK: br %r14
10   %neg = xor i32 %b, -1
11   %ret = and i32 %neg, %a
12   ret i32 %ret
15 ; And-with-complement 64-bit.
16 define i64 @f2(i64 %dummy, i64 %a, i64 %b) {
17 ; CHECK-LABEL: f2:
18 ; CHECK: ncgrk %r2, %r3, %r4
19 ; CHECK: br %r14
20   %neg = xor i64 %b, -1
21   %ret = and i64 %neg, %a
22   ret i64 %ret
25 ; Or-with-complement 32-bit.
26 define i32 @f3(i32 %dummy, i32 %a, i32 %b) {
27 ; CHECK-LABEL: f3:
28 ; CHECK: ocrk %r2, %r3, %r4
29 ; CHECK: br %r14
30   %neg = xor i32 %b, -1
31   %ret = or i32 %neg, %a
32   ret i32 %ret
35 ; Or-with-complement 64-bit.
36 define i64 @f4(i64 %dummy, i64 %a, i64 %b) {
37 ; CHECK-LABEL: f4:
38 ; CHECK: ocgrk %r2, %r3, %r4
39 ; CHECK: br %r14
40   %neg = xor i64 %b, -1
41   %ret = or i64 %neg, %a
42   ret i64 %ret
45 ; NAND 32-bit.
46 define i32 @f5(i32 %dummy, i32 %a, i32 %b) {
47 ; CHECK-LABEL: f5:
48 ; CHECK: nnrk %r2, %r3, %r4
49 ; CHECK: br %r14
50   %tmp = and i32 %a, %b
51   %ret = xor i32 %tmp, -1
52   ret i32 %ret
55 ; NAND 64-bit.
56 define i64 @f6(i64 %dummy, i64 %a, i64 %b) {
57 ; CHECK-LABEL: f6:
58 ; CHECK: nngrk %r2, %r3, %r4
59 ; CHECK: br %r14
60   %tmp = and i64 %a, %b
61   %ret = xor i64 %tmp, -1
62   ret i64 %ret
65 ; NOR 32-bit.
66 define i32 @f7(i32 %dummy, i32 %a, i32 %b) {
67 ; CHECK-LABEL: f7:
68 ; CHECK: nork %r2, %r3, %r4
69 ; CHECK: br %r14
70   %tmp = or i32 %a, %b
71   %ret = xor i32 %tmp, -1
72   ret i32 %ret
75 ; NOR 64-bit.
76 define i64 @f8(i64 %dummy, i64 %a, i64 %b) {
77 ; CHECK-LABEL: f8:
78 ; CHECK: nogrk %r2, %r3, %r4
79 ; CHECK: br %r14
80   %tmp = or i64 %a, %b
81   %ret = xor i64 %tmp, -1
82   ret i64 %ret
85 ; NXOR 32-bit.
86 define i32 @f9(i32 %dummy, i32 %a, i32 %b) {
87 ; CHECK-LABEL: f9:
88 ; CHECK: nxrk %r2, %r3, %r4
89 ; CHECK: br %r14
90   %tmp = xor i32 %a, %b
91   %ret = xor i32 %tmp, -1
92   ret i32 %ret
95 ; NXOR 64-bit.
96 define i64 @f10(i64 %dummy, i64 %a, i64 %b) {
97 ; CHECK-LABEL: f10:
98 ; CHECK: nxgrk %r2, %r3, %r4
99 ; CHECK: br %r14
100   %tmp = xor i64 %a, %b
101   %ret = xor i64 %tmp, -1
102   ret i64 %ret
105 ; Or-with-complement 32-bit of a constant.
106 define i32 @f11(i32 %a) {
107 ; CHECK-LABEL: f11:
108 ; CHECK: lhi [[REG:%r[0-5]]], -256
109 ; CHECK: ocrk %r2, [[REG]], %r2
110 ; CHECK: br %r14
111   %neg = xor i32 %a, -1
112   %ret = or i32 %neg, -256
113   ret i32 %ret
116 ; Or-with-complement 64-bit of a constant.
117 define i64 @f12(i64 %a) {
118 ; CHECK-LABEL: f12:
119 ; CHECK: lghi [[REG:%r[0-5]]], -256
120 ; CHECK: ocgrk %r2, [[REG]], %r2
121 ; CHECK: br %r14
122   %neg = xor i64 %a, -1
123   %ret = or i64 %neg, -256
124   ret i64 %ret