[AMDGPU] Add True16 register classes.
[llvm-project.git] / llvm / test / CodeGen / AMDGPU / tail-call-amdgpu-gfx.ll
blob756182dc243bb26f7fbe67b7757164118e3d88f3
1 ; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py
2 ; RUN: llc -mtriple=amdgcn--amdpal -mcpu=gfx900 -verify-machineinstrs < %s | FileCheck -check-prefixes=GCN -enable-var-scope %s
3 ; RUN: llc -global-isel -mtriple=amdgcn--amdpal -mcpu=gfx900 -verify-machineinstrs < %s | FileCheck -check-prefixes=GCN -enable-var-scope %s
6 ; Callee with VGPR arguments
7 define hidden amdgpu_gfx float @callee(float %v.arg0, float %v.arg1) {
8 ; GCN-LABEL: callee:
9 ; GCN:       ; %bb.0:
10 ; GCN-NEXT:    s_waitcnt vmcnt(0) expcnt(0) lgkmcnt(0)
11 ; GCN-NEXT:    v_add_f32_e32 v0, v0, v1
12 ; GCN-NEXT:    s_setpc_b64 s[30:31]
13   %add = fadd float %v.arg0, %v.arg1
14   ret float %add
17 define amdgpu_gfx float @caller(float %arg0) {
18 ; GCN-LABEL: caller:
19 ; GCN:       ; %bb.0:
20 ; GCN-NEXT:    s_waitcnt vmcnt(0) expcnt(0) lgkmcnt(0)
21 ; GCN-NEXT:    v_add_f32_e32 v0, 1.0, v0
22 ; GCN-NEXT:    v_mov_b32_e32 v1, 2.0
23 ; GCN-NEXT:    s_getpc_b64 s[36:37]
24 ; GCN-NEXT:    s_add_u32 s36, s36, callee@rel32@lo+4
25 ; GCN-NEXT:    s_addc_u32 s37, s37, callee@rel32@hi+12
26 ; GCN-NEXT:    s_setpc_b64 s[36:37]
27   %add = fadd float %arg0, 1.0
28   %call = tail call amdgpu_gfx float @callee(float %add, float 2.0)
29   ret float %call