2 * This declarations of the PIC12LF1840T39A MCU.
4 * This file is part of the GNU PIC library for SDCC, originally
5 * created by Molnar Karoly <molnarkaroly@users.sf.net> 2016.
7 * This file is generated automatically by the cinc2h.pl, 2016-04-13 17:23:21 UTC.
9 * SDCC is licensed under the GNU Public license (GPL) v2. Note that
10 * this license covers the code to the compiler and other executables,
11 * but explicitly does not cover any code or objects generated by sdcc.
13 * For pic device libraries and header files which are derived from
14 * Microchip header (.inc) and linker script (.lkr) files Microchip
15 * requires that "The header files should state that they are only to be
16 * used with authentic Microchip devices" which makes them incompatible
17 * with the GPL. Pic device libraries and header files are located at
18 * non-free/lib and non-free/include directories respectively.
19 * Sdcc should be run with the --use-non-free command line option in
20 * order to include non-free header files and libraries.
22 * See http://sdcc.sourceforge.net/ for the latest information on sdcc.
25 #ifndef __PIC12LF1840T39A_H__
26 #define __PIC12LF1840T39A_H__
28 //==============================================================================
32 //==============================================================================
34 #ifndef NO_ADDR_DEFINES
36 #define INDF0_ADDR 0x0000
37 #define INDF1_ADDR 0x0001
38 #define PCL_ADDR 0x0002
39 #define STATUS_ADDR 0x0003
40 #define FSR0_ADDR 0x0004
41 #define FSR0L_ADDR 0x0004
42 #define FSR0H_ADDR 0x0005
43 #define FSR1_ADDR 0x0006
44 #define FSR1L_ADDR 0x0006
45 #define FSR1H_ADDR 0x0007
46 #define BSR_ADDR 0x0008
47 #define WREG_ADDR 0x0009
48 #define PCLATH_ADDR 0x000A
49 #define INTCON_ADDR 0x000B
50 #define PORTA_ADDR 0x000C
51 #define PIR1_ADDR 0x0011
52 #define PIR2_ADDR 0x0012
53 #define TMR0_ADDR 0x0015
54 #define TMR1_ADDR 0x0016
55 #define TMR1L_ADDR 0x0016
56 #define TMR1H_ADDR 0x0017
57 #define T1CON_ADDR 0x0018
58 #define T1GCON_ADDR 0x0019
59 #define TMR2_ADDR 0x001A
60 #define PR2_ADDR 0x001B
61 #define T2CON_ADDR 0x001C
62 #define CPSCON0_ADDR 0x001E
63 #define CPSCON1_ADDR 0x001F
64 #define TRISA_ADDR 0x008C
65 #define PIE1_ADDR 0x0091
66 #define PIE2_ADDR 0x0092
67 #define OPTION_REG_ADDR 0x0095
68 #define PCON_ADDR 0x0096
69 #define WDTCON_ADDR 0x0097
70 #define OSCTUNE_ADDR 0x0098
71 #define OSCCON_ADDR 0x0099
72 #define OSCSTAT_ADDR 0x009A
73 #define ADRES_ADDR 0x009B
74 #define ADRESL_ADDR 0x009B
75 #define ADRESH_ADDR 0x009C
76 #define ADCON0_ADDR 0x009D
77 #define ADCON1_ADDR 0x009E
78 #define LATA_ADDR 0x010C
79 #define CM1CON0_ADDR 0x0111
80 #define CM1CON1_ADDR 0x0112
81 #define CMOUT_ADDR 0x0115
82 #define BORCON_ADDR 0x0116
83 #define FVRCON_ADDR 0x0117
84 #define DACCON0_ADDR 0x0118
85 #define DACCON1_ADDR 0x0119
86 #define SRCON0_ADDR 0x011A
87 #define SRCON1_ADDR 0x011B
88 #define APFCON_ADDR 0x011D
89 #define APFCON0_ADDR 0x011D
90 #define ANSELA_ADDR 0x018C
91 #define EEADR_ADDR 0x0191
92 #define EEADRL_ADDR 0x0191
93 #define EEADRH_ADDR 0x0192
94 #define EEDAT_ADDR 0x0193
95 #define EEDATL_ADDR 0x0193
96 #define EEDATH_ADDR 0x0194
97 #define EECON1_ADDR 0x0195
98 #define EECON2_ADDR 0x0196
99 #define RCREG_ADDR 0x0199
100 #define TXREG_ADDR 0x019A
101 #define SP1BRG_ADDR 0x019B
102 #define SP1BRGL_ADDR 0x019B
103 #define SPBRG_ADDR 0x019B
104 #define SPBRGL_ADDR 0x019B
105 #define SP1BRGH_ADDR 0x019C
106 #define SPBRGH_ADDR 0x019C
107 #define RCSTA_ADDR 0x019D
108 #define TXSTA_ADDR 0x019E
109 #define BAUDCON_ADDR 0x019F
110 #define WPUA_ADDR 0x020C
111 #define SSP1BUF_ADDR 0x0211
112 #define SSPBUF_ADDR 0x0211
113 #define SSP1ADD_ADDR 0x0212
114 #define SSPADD_ADDR 0x0212
115 #define SSP1MSK_ADDR 0x0213
116 #define SSPMSK_ADDR 0x0213
117 #define SSP1STAT_ADDR 0x0214
118 #define SSPSTAT_ADDR 0x0214
119 #define SSP1CON1_ADDR 0x0215
120 #define SSPCON_ADDR 0x0215
121 #define SSPCON1_ADDR 0x0215
122 #define SSP1CON2_ADDR 0x0216
123 #define SSPCON2_ADDR 0x0216
124 #define SSP1CON3_ADDR 0x0217
125 #define SSPCON3_ADDR 0x0217
126 #define CCPR1_ADDR 0x0291
127 #define CCPR1L_ADDR 0x0291
128 #define CCPR1H_ADDR 0x0292
129 #define CCP1CON_ADDR 0x0293
130 #define PWM1CON_ADDR 0x0294
131 #define CCP1AS_ADDR 0x0295
132 #define ECCP1AS_ADDR 0x0295
133 #define PSTR1CON_ADDR 0x0296
134 #define IOCAP_ADDR 0x0391
135 #define IOCAN_ADDR 0x0392
136 #define IOCAF_ADDR 0x0393
137 #define CLKRCON_ADDR 0x039A
138 #define MDCON_ADDR 0x039C
139 #define MDSRC_ADDR 0x039D
140 #define MDCARL_ADDR 0x039E
141 #define MDCARH_ADDR 0x039F
142 #define STATUS_SHAD_ADDR 0x0FE4
143 #define WREG_SHAD_ADDR 0x0FE5
144 #define BSR_SHAD_ADDR 0x0FE6
145 #define PCLATH_SHAD_ADDR 0x0FE7
146 #define FSR0L_SHAD_ADDR 0x0FE8
147 #define FSR0H_SHAD_ADDR 0x0FE9
148 #define FSR1L_SHAD_ADDR 0x0FEA
149 #define FSR1H_SHAD_ADDR 0x0FEB
150 #define STKPTR_ADDR 0x0FED
151 #define TOSL_ADDR 0x0FEE
152 #define TOSH_ADDR 0x0FEF
154 #endif // #ifndef NO_ADDR_DEFINES
156 //==============================================================================
158 // Register Definitions
160 //==============================================================================
162 extern __at(0x0000) __sfr INDF0
;
163 extern __at(0x0001) __sfr INDF1
;
164 extern __at(0x0002) __sfr PCL
;
166 //==============================================================================
169 extern __at(0x0003) __sfr STATUS
;
183 extern __at(0x0003) volatile __STATUSbits_t STATUSbits
;
191 //==============================================================================
193 extern __at(0x0004) __sfr FSR0
;
194 extern __at(0x0004) __sfr FSR0L
;
195 extern __at(0x0005) __sfr FSR0H
;
196 extern __at(0x0006) __sfr FSR1
;
197 extern __at(0x0006) __sfr FSR1L
;
198 extern __at(0x0007) __sfr FSR1H
;
200 //==============================================================================
203 extern __at(0x0008) __sfr BSR
;
226 extern __at(0x0008) volatile __BSRbits_t BSRbits
;
234 //==============================================================================
236 extern __at(0x0009) __sfr WREG
;
237 extern __at(0x000A) __sfr PCLATH
;
239 //==============================================================================
242 extern __at(0x000B) __sfr INTCON
;
271 extern __at(0x000B) volatile __INTCONbits_t INTCONbits
;
284 //==============================================================================
287 //==============================================================================
290 extern __at(0x000C) __sfr PORTA
;
313 extern __at(0x000C) volatile __PORTAbits_t PORTAbits
;
322 //==============================================================================
325 //==============================================================================
328 extern __at(0x0011) __sfr PIR1
;
339 unsigned TMR1GIF
: 1;
342 extern __at(0x0011) volatile __PIR1bits_t PIR1bits
;
351 #define _TMR1GIF 0x80
353 //==============================================================================
356 //==============================================================================
359 extern __at(0x0012) __sfr PIR2
;
373 extern __at(0x0012) volatile __PIR2bits_t PIR2bits
;
380 //==============================================================================
382 extern __at(0x0015) __sfr TMR0
;
383 extern __at(0x0016) __sfr TMR1
;
384 extern __at(0x0016) __sfr TMR1L
;
385 extern __at(0x0017) __sfr TMR1H
;
387 //==============================================================================
390 extern __at(0x0018) __sfr T1CON
;
398 unsigned NOT_T1SYNC
: 1;
399 unsigned T1OSCEN
: 1;
400 unsigned T1CKPS0
: 1;
401 unsigned T1CKPS1
: 1;
402 unsigned TMR1CS0
: 1;
403 unsigned TMR1CS1
: 1;
420 extern __at(0x0018) volatile __T1CONbits_t T1CONbits
;
423 #define _NOT_T1SYNC 0x04
424 #define _T1OSCEN 0x08
425 #define _T1CKPS0 0x10
426 #define _T1CKPS1 0x20
427 #define _TMR1CS0 0x40
428 #define _TMR1CS1 0x80
430 //==============================================================================
433 //==============================================================================
436 extern __at(0x0019) __sfr T1GCON
;
459 extern __at(0x0019) volatile __T1GCONbits_t T1GCONbits
;
470 //==============================================================================
472 extern __at(0x001A) __sfr TMR2
;
473 extern __at(0x001B) __sfr PR2
;
475 //==============================================================================
478 extern __at(0x001C) __sfr T2CON
;
484 unsigned T2CKPS0
: 1;
485 unsigned T2CKPS1
: 1;
487 unsigned T2OUTPS0
: 1;
488 unsigned T2OUTPS1
: 1;
489 unsigned T2OUTPS2
: 1;
490 unsigned T2OUTPS3
: 1;
503 unsigned T2OUTPS
: 4;
508 extern __at(0x001C) volatile __T2CONbits_t T2CONbits
;
510 #define _T2CKPS0 0x01
511 #define _T2CKPS1 0x02
513 #define _T2OUTPS0 0x08
514 #define _T2OUTPS1 0x10
515 #define _T2OUTPS2 0x20
516 #define _T2OUTPS3 0x40
518 //==============================================================================
521 //==============================================================================
524 extern __at(0x001E) __sfr CPSCON0
;
532 unsigned CPSRNG0
: 1;
533 unsigned CPSRNG1
: 1;
548 extern __at(0x001E) volatile __CPSCON0bits_t CPSCON0bits
;
552 #define _CPSRNG0 0x04
553 #define _CPSRNG1 0x08
557 //==============================================================================
560 //==============================================================================
563 extern __at(0x001F) __sfr CPSCON1
;
586 extern __at(0x001F) volatile __CPSCON1bits_t CPSCON1bits
;
591 //==============================================================================
594 //==============================================================================
597 extern __at(0x008C) __sfr TRISA
;
620 extern __at(0x008C) volatile __TRISAbits_t TRISAbits
;
629 //==============================================================================
632 //==============================================================================
635 extern __at(0x0091) __sfr PIE1
;
646 unsigned TMR1GIE
: 1;
649 extern __at(0x0091) volatile __PIE1bits_t PIE1bits
;
658 #define _TMR1GIE 0x80
660 //==============================================================================
663 //==============================================================================
666 extern __at(0x0092) __sfr PIE2
;
680 extern __at(0x0092) volatile __PIE2bits_t PIE2bits
;
687 //==============================================================================
690 //==============================================================================
693 extern __at(0x0095) __sfr OPTION_REG
;
706 unsigned NOT_WPUEN
: 1;
726 } __OPTION_REGbits_t
;
728 extern __at(0x0095) volatile __OPTION_REGbits_t OPTION_REGbits
;
739 #define _NOT_WPUEN 0x80
741 //==============================================================================
744 //==============================================================================
747 extern __at(0x0096) __sfr PCON
;
751 unsigned NOT_BOR
: 1;
752 unsigned NOT_POR
: 1;
754 unsigned NOT_RMCLR
: 1;
761 extern __at(0x0096) volatile __PCONbits_t PCONbits
;
763 #define _NOT_BOR 0x01
764 #define _NOT_POR 0x02
766 #define _NOT_RMCLR 0x08
770 //==============================================================================
773 //==============================================================================
776 extern __at(0x0097) __sfr WDTCON
;
800 extern __at(0x0097) volatile __WDTCONbits_t WDTCONbits
;
809 //==============================================================================
812 //==============================================================================
815 extern __at(0x0098) __sfr OSCTUNE
;
838 extern __at(0x0098) volatile __OSCTUNEbits_t OSCTUNEbits
;
847 //==============================================================================
850 //==============================================================================
853 extern __at(0x0099) __sfr OSCCON
;
883 extern __at(0x0099) volatile __OSCCONbits_t OSCCONbits
;
893 //==============================================================================
896 //==============================================================================
899 extern __at(0x009A) __sfr OSCSTAT
;
913 extern __at(0x009A) volatile __OSCSTATbits_t OSCSTATbits
;
924 //==============================================================================
926 extern __at(0x009B) __sfr ADRES
;
927 extern __at(0x009B) __sfr ADRESL
;
928 extern __at(0x009C) __sfr ADRESH
;
930 //==============================================================================
933 extern __at(0x009D) __sfr ADCON0
;
940 unsigned GO_NOT_DONE
: 1;
981 extern __at(0x009D) volatile __ADCON0bits_t ADCON0bits
;
984 #define _GO_NOT_DONE 0x02
993 //==============================================================================
996 //==============================================================================
999 extern __at(0x009E) __sfr ADCON1
;
1005 unsigned ADPREF0
: 1;
1006 unsigned ADPREF1
: 1;
1017 unsigned ADPREF
: 2;
1029 extern __at(0x009E) volatile __ADCON1bits_t ADCON1bits
;
1031 #define _ADPREF0 0x01
1032 #define _ADPREF1 0x02
1038 //==============================================================================
1041 //==============================================================================
1044 extern __at(0x010C) __sfr LATA
;
1058 extern __at(0x010C) volatile __LATAbits_t LATAbits
;
1066 //==============================================================================
1069 //==============================================================================
1072 extern __at(0x0111) __sfr CM1CON0
;
1076 unsigned C1SYNC
: 1;
1086 extern __at(0x0111) volatile __CM1CON0bits_t CM1CON0bits
;
1088 #define _C1SYNC 0x01
1096 //==============================================================================
1099 //==============================================================================
1102 extern __at(0x0112) __sfr CM1CON1
;
1112 unsigned C1PCH0
: 1;
1113 unsigned C1PCH1
: 1;
1114 unsigned C1INTN
: 1;
1115 unsigned C1INTP
: 1;
1120 unsigned C1NCH0
: 1;
1138 extern __at(0x0112) volatile __CM1CON1bits_t CM1CON1bits
;
1141 #define _C1NCH0 0x01
1142 #define _C1PCH0 0x10
1143 #define _C1PCH1 0x20
1144 #define _C1INTN 0x40
1145 #define _C1INTP 0x80
1147 //==============================================================================
1150 //==============================================================================
1153 extern __at(0x0115) __sfr CMOUT
;
1157 unsigned MC1OUT
: 1;
1167 extern __at(0x0115) volatile __CMOUTbits_t CMOUTbits
;
1169 #define _MC1OUT 0x01
1171 //==============================================================================
1174 //==============================================================================
1177 extern __at(0x0116) __sfr BORCON
;
1181 unsigned BORRDY
: 1;
1188 unsigned SBOREN
: 1;
1191 extern __at(0x0116) volatile __BORCONbits_t BORCONbits
;
1193 #define _BORRDY 0x01
1195 #define _SBOREN 0x80
1197 //==============================================================================
1200 //==============================================================================
1203 extern __at(0x0117) __sfr FVRCON
;
1209 unsigned ADFVR0
: 1;
1210 unsigned ADFVR1
: 1;
1211 unsigned CDAFVR0
: 1;
1212 unsigned CDAFVR1
: 1;
1215 unsigned FVRRDY
: 1;
1228 unsigned CDAFVR
: 2;
1233 extern __at(0x0117) volatile __FVRCONbits_t FVRCONbits
;
1235 #define _ADFVR0 0x01
1236 #define _ADFVR1 0x02
1237 #define _CDAFVR0 0x04
1238 #define _CDAFVR1 0x08
1241 #define _FVRRDY 0x40
1244 //==============================================================================
1247 //==============================================================================
1250 extern __at(0x0118) __sfr DACCON0
;
1258 unsigned DACPSS0
: 1;
1259 unsigned DACPSS1
: 1;
1262 unsigned DACLPS
: 1;
1269 unsigned DACPSS
: 2;
1274 extern __at(0x0118) volatile __DACCON0bits_t DACCON0bits
;
1276 #define _DACPSS0 0x04
1277 #define _DACPSS1 0x08
1279 #define _DACLPS 0x40
1282 //==============================================================================
1285 //==============================================================================
1288 extern __at(0x0119) __sfr DACCON1
;
1311 extern __at(0x0119) volatile __DACCON1bits_t DACCON1bits
;
1319 //==============================================================================
1322 //==============================================================================
1325 extern __at(0x011A) __sfr SRCON0
;
1333 unsigned SRNQEN
: 1;
1335 unsigned SRCLK0
: 1;
1336 unsigned SRCLK1
: 1;
1337 unsigned SRCLK2
: 1;
1349 extern __at(0x011A) volatile __SRCON0bits_t SRCON0bits
;
1353 #define _SRNQEN 0x04
1355 #define _SRCLK0 0x10
1356 #define _SRCLK1 0x20
1357 #define _SRCLK2 0x40
1360 //==============================================================================
1363 //==============================================================================
1366 extern __at(0x011B) __sfr SRCON1
;
1370 unsigned SRRC1E
: 1;
1372 unsigned SRRCKE
: 1;
1374 unsigned SRSC1E
: 1;
1376 unsigned SRSCKE
: 1;
1380 extern __at(0x011B) volatile __SRCON1bits_t SRCON1bits
;
1382 #define _SRRC1E 0x01
1383 #define _SRRCKE 0x04
1385 #define _SRSC1E 0x10
1386 #define _SRSCKE 0x40
1389 //==============================================================================
1392 //==============================================================================
1395 extern __at(0x011D) __sfr APFCON
;
1401 unsigned CCP1SEL
: 1;
1402 unsigned P1BSEL
: 1;
1403 unsigned TXCKSEL
: 1;
1404 unsigned T1GSEL
: 1;
1407 unsigned SDOSEL
: 1;
1408 unsigned RXDTSEL
: 1;
1418 unsigned SS1SEL
: 1;
1419 unsigned SDO1SEL
: 1;
1424 extern __at(0x011D) volatile __APFCONbits_t APFCONbits
;
1426 #define _CCP1SEL 0x01
1427 #define _P1BSEL 0x02
1428 #define _TXCKSEL 0x04
1429 #define _T1GSEL 0x08
1431 #define _SS1SEL 0x20
1432 #define _SDOSEL 0x40
1433 #define _SDO1SEL 0x40
1434 #define _RXDTSEL 0x80
1436 //==============================================================================
1439 //==============================================================================
1442 extern __at(0x011D) __sfr APFCON0
;
1448 unsigned CCP1SEL
: 1;
1449 unsigned P1BSEL
: 1;
1450 unsigned TXCKSEL
: 1;
1451 unsigned T1GSEL
: 1;
1454 unsigned SDOSEL
: 1;
1455 unsigned RXDTSEL
: 1;
1465 unsigned SS1SEL
: 1;
1466 unsigned SDO1SEL
: 1;
1471 extern __at(0x011D) volatile __APFCON0bits_t APFCON0bits
;
1473 #define _APFCON0_CCP1SEL 0x01
1474 #define _APFCON0_P1BSEL 0x02
1475 #define _APFCON0_TXCKSEL 0x04
1476 #define _APFCON0_T1GSEL 0x08
1477 #define _APFCON0_SSSEL 0x20
1478 #define _APFCON0_SS1SEL 0x20
1479 #define _APFCON0_SDOSEL 0x40
1480 #define _APFCON0_SDO1SEL 0x40
1481 #define _APFCON0_RXDTSEL 0x80
1483 //==============================================================================
1486 //==============================================================================
1489 extern __at(0x018C) __sfr ANSELA
;
1503 extern __at(0x018C) volatile __ANSELAbits_t ANSELAbits
;
1510 //==============================================================================
1512 extern __at(0x0191) __sfr EEADR
;
1513 extern __at(0x0191) __sfr EEADRL
;
1514 extern __at(0x0192) __sfr EEADRH
;
1515 extern __at(0x0193) __sfr EEDAT
;
1516 extern __at(0x0193) __sfr EEDATL
;
1517 extern __at(0x0194) __sfr EEDATH
;
1519 //==============================================================================
1522 extern __at(0x0195) __sfr EECON1
;
1536 extern __at(0x0195) volatile __EECON1bits_t EECON1bits
;
1547 //==============================================================================
1549 extern __at(0x0196) __sfr EECON2
;
1550 extern __at(0x0199) __sfr RCREG
;
1551 extern __at(0x019A) __sfr TXREG
;
1552 extern __at(0x019B) __sfr SP1BRG
;
1553 extern __at(0x019B) __sfr SP1BRGL
;
1554 extern __at(0x019B) __sfr SPBRG
;
1555 extern __at(0x019B) __sfr SPBRGL
;
1556 extern __at(0x019C) __sfr SP1BRGH
;
1557 extern __at(0x019C) __sfr SPBRGH
;
1559 //==============================================================================
1562 extern __at(0x019D) __sfr RCSTA
;
1576 extern __at(0x019D) volatile __RCSTAbits_t RCSTAbits
;
1587 //==============================================================================
1590 //==============================================================================
1593 extern __at(0x019E) __sfr TXSTA
;
1607 extern __at(0x019E) volatile __TXSTAbits_t TXSTAbits
;
1618 //==============================================================================
1621 //==============================================================================
1624 extern __at(0x019F) __sfr BAUDCON
;
1635 unsigned ABDOVF
: 1;
1638 extern __at(0x019F) volatile __BAUDCONbits_t BAUDCONbits
;
1645 #define _ABDOVF 0x80
1647 //==============================================================================
1650 //==============================================================================
1653 extern __at(0x020C) __sfr WPUA
;
1676 extern __at(0x020C) volatile __WPUAbits_t WPUAbits
;
1685 //==============================================================================
1687 extern __at(0x0211) __sfr SSP1BUF
;
1688 extern __at(0x0211) __sfr SSPBUF
;
1689 extern __at(0x0212) __sfr SSP1ADD
;
1690 extern __at(0x0212) __sfr SSPADD
;
1691 extern __at(0x0213) __sfr SSP1MSK
;
1692 extern __at(0x0213) __sfr SSPMSK
;
1694 //==============================================================================
1697 extern __at(0x0214) __sfr SSP1STAT
;
1703 unsigned R_NOT_W
: 1;
1706 unsigned D_NOT_A
: 1;
1711 extern __at(0x0214) volatile __SSP1STATbits_t SSP1STATbits
;
1715 #define _R_NOT_W 0x04
1718 #define _D_NOT_A 0x20
1722 //==============================================================================
1725 //==============================================================================
1728 extern __at(0x0214) __sfr SSPSTAT
;
1734 unsigned R_NOT_W
: 1;
1737 unsigned D_NOT_A
: 1;
1742 extern __at(0x0214) volatile __SSPSTATbits_t SSPSTATbits
;
1744 #define _SSPSTAT_BF 0x01
1745 #define _SSPSTAT_UA 0x02
1746 #define _SSPSTAT_R_NOT_W 0x04
1747 #define _SSPSTAT_S 0x08
1748 #define _SSPSTAT_P 0x10
1749 #define _SSPSTAT_D_NOT_A 0x20
1750 #define _SSPSTAT_CKE 0x40
1751 #define _SSPSTAT_SMP 0x80
1753 //==============================================================================
1756 //==============================================================================
1759 extern __at(0x0215) __sfr SSP1CON1
;
1782 extern __at(0x0215) volatile __SSP1CON1bits_t SSP1CON1bits
;
1793 //==============================================================================
1796 //==============================================================================
1799 extern __at(0x0215) __sfr SSPCON
;
1822 extern __at(0x0215) volatile __SSPCONbits_t SSPCONbits
;
1824 #define _SSPCON_SSPM0 0x01
1825 #define _SSPCON_SSPM1 0x02
1826 #define _SSPCON_SSPM2 0x04
1827 #define _SSPCON_SSPM3 0x08
1828 #define _SSPCON_CKP 0x10
1829 #define _SSPCON_SSPEN 0x20
1830 #define _SSPCON_SSPOV 0x40
1831 #define _SSPCON_WCOL 0x80
1833 //==============================================================================
1836 //==============================================================================
1839 extern __at(0x0215) __sfr SSPCON1
;
1862 extern __at(0x0215) volatile __SSPCON1bits_t SSPCON1bits
;
1864 #define _SSPCON1_SSPM0 0x01
1865 #define _SSPCON1_SSPM1 0x02
1866 #define _SSPCON1_SSPM2 0x04
1867 #define _SSPCON1_SSPM3 0x08
1868 #define _SSPCON1_CKP 0x10
1869 #define _SSPCON1_SSPEN 0x20
1870 #define _SSPCON1_SSPOV 0x40
1871 #define _SSPCON1_WCOL 0x80
1873 //==============================================================================
1876 //==============================================================================
1879 extern __at(0x0216) __sfr SSP1CON2
;
1889 unsigned ACKSTAT
: 1;
1893 extern __at(0x0216) volatile __SSP1CON2bits_t SSP1CON2bits
;
1901 #define _ACKSTAT 0x40
1904 //==============================================================================
1907 //==============================================================================
1910 extern __at(0x0216) __sfr SSPCON2
;
1920 unsigned ACKSTAT
: 1;
1924 extern __at(0x0216) volatile __SSPCON2bits_t SSPCON2bits
;
1926 #define _SSPCON2_SEN 0x01
1927 #define _SSPCON2_RSEN 0x02
1928 #define _SSPCON2_PEN 0x04
1929 #define _SSPCON2_RCEN 0x08
1930 #define _SSPCON2_ACKEN 0x10
1931 #define _SSPCON2_ACKDT 0x20
1932 #define _SSPCON2_ACKSTAT 0x40
1933 #define _SSPCON2_GCEN 0x80
1935 //==============================================================================
1938 //==============================================================================
1941 extern __at(0x0217) __sfr SSP1CON3
;
1952 unsigned ACKTIM
: 1;
1955 extern __at(0x0217) volatile __SSP1CON3bits_t SSP1CON3bits
;
1964 #define _ACKTIM 0x80
1966 //==============================================================================
1969 //==============================================================================
1972 extern __at(0x0217) __sfr SSPCON3
;
1983 unsigned ACKTIM
: 1;
1986 extern __at(0x0217) volatile __SSPCON3bits_t SSPCON3bits
;
1988 #define _SSPCON3_DHEN 0x01
1989 #define _SSPCON3_AHEN 0x02
1990 #define _SSPCON3_SBCDE 0x04
1991 #define _SSPCON3_SDAHT 0x08
1992 #define _SSPCON3_BOEN 0x10
1993 #define _SSPCON3_SCIE 0x20
1994 #define _SSPCON3_PCIE 0x40
1995 #define _SSPCON3_ACKTIM 0x80
1997 //==============================================================================
1999 extern __at(0x0291) __sfr CCPR1
;
2000 extern __at(0x0291) __sfr CCPR1L
;
2001 extern __at(0x0292) __sfr CCPR1H
;
2003 //==============================================================================
2006 extern __at(0x0293) __sfr CCP1CON
;
2012 unsigned CCP1M0
: 1;
2013 unsigned CCP1M1
: 1;
2014 unsigned CCP1M2
: 1;
2015 unsigned CCP1M3
: 1;
2042 extern __at(0x0293) volatile __CCP1CONbits_t CCP1CONbits
;
2044 #define _CCP1M0 0x01
2045 #define _CCP1M1 0x02
2046 #define _CCP1M2 0x04
2047 #define _CCP1M3 0x08
2053 //==============================================================================
2056 //==============================================================================
2059 extern __at(0x0294) __sfr PWM1CON
;
2072 unsigned P1RSEN
: 1;
2082 extern __at(0x0294) volatile __PWM1CONbits_t PWM1CONbits
;
2091 #define _P1RSEN 0x80
2093 //==============================================================================
2096 //==============================================================================
2099 extern __at(0x0295) __sfr CCP1AS
;
2105 unsigned PSS1BD0
: 1;
2106 unsigned PSS1BD1
: 1;
2107 unsigned PSS1AC0
: 1;
2108 unsigned PSS1AC1
: 1;
2109 unsigned CCP1AS0
: 1;
2110 unsigned CCP1AS1
: 1;
2111 unsigned CCP1AS2
: 1;
2112 unsigned CCP1ASE
: 1;
2117 unsigned PSS1BD
: 2;
2124 unsigned PSS1AC
: 2;
2131 unsigned CCP1AS
: 3;
2136 extern __at(0x0295) volatile __CCP1ASbits_t CCP1ASbits
;
2138 #define _PSS1BD0 0x01
2139 #define _PSS1BD1 0x02
2140 #define _PSS1AC0 0x04
2141 #define _PSS1AC1 0x08
2142 #define _CCP1AS0 0x10
2143 #define _CCP1AS1 0x20
2144 #define _CCP1AS2 0x40
2145 #define _CCP1ASE 0x80
2147 //==============================================================================
2150 //==============================================================================
2153 extern __at(0x0295) __sfr ECCP1AS
;
2159 unsigned PSS1BD0
: 1;
2160 unsigned PSS1BD1
: 1;
2161 unsigned PSS1AC0
: 1;
2162 unsigned PSS1AC1
: 1;
2163 unsigned CCP1AS0
: 1;
2164 unsigned CCP1AS1
: 1;
2165 unsigned CCP1AS2
: 1;
2166 unsigned CCP1ASE
: 1;
2171 unsigned PSS1BD
: 2;
2178 unsigned PSS1AC
: 2;
2185 unsigned CCP1AS
: 3;
2190 extern __at(0x0295) volatile __ECCP1ASbits_t ECCP1ASbits
;
2192 #define _ECCP1AS_PSS1BD0 0x01
2193 #define _ECCP1AS_PSS1BD1 0x02
2194 #define _ECCP1AS_PSS1AC0 0x04
2195 #define _ECCP1AS_PSS1AC1 0x08
2196 #define _ECCP1AS_CCP1AS0 0x10
2197 #define _ECCP1AS_CCP1AS1 0x20
2198 #define _ECCP1AS_CCP1AS2 0x40
2199 #define _ECCP1AS_CCP1ASE 0x80
2201 //==============================================================================
2204 //==============================================================================
2207 extern __at(0x0296) __sfr PSTR1CON
;
2215 unsigned STR1SYNC
: 1;
2221 extern __at(0x0296) volatile __PSTR1CONbits_t PSTR1CONbits
;
2225 #define _STR1SYNC 0x10
2227 //==============================================================================
2230 //==============================================================================
2233 extern __at(0x0391) __sfr IOCAP
;
2239 unsigned IOCAP0
: 1;
2240 unsigned IOCAP1
: 1;
2241 unsigned IOCAP2
: 1;
2242 unsigned IOCAP3
: 1;
2243 unsigned IOCAP4
: 1;
2244 unsigned IOCAP5
: 1;
2256 extern __at(0x0391) volatile __IOCAPbits_t IOCAPbits
;
2258 #define _IOCAP0 0x01
2259 #define _IOCAP1 0x02
2260 #define _IOCAP2 0x04
2261 #define _IOCAP3 0x08
2262 #define _IOCAP4 0x10
2263 #define _IOCAP5 0x20
2265 //==============================================================================
2268 //==============================================================================
2271 extern __at(0x0392) __sfr IOCAN
;
2277 unsigned IOCAN0
: 1;
2278 unsigned IOCAN1
: 1;
2279 unsigned IOCAN2
: 1;
2280 unsigned IOCAN3
: 1;
2281 unsigned IOCAN4
: 1;
2282 unsigned IOCAN5
: 1;
2294 extern __at(0x0392) volatile __IOCANbits_t IOCANbits
;
2296 #define _IOCAN0 0x01
2297 #define _IOCAN1 0x02
2298 #define _IOCAN2 0x04
2299 #define _IOCAN3 0x08
2300 #define _IOCAN4 0x10
2301 #define _IOCAN5 0x20
2303 //==============================================================================
2306 //==============================================================================
2309 extern __at(0x0393) __sfr IOCAF
;
2315 unsigned IOCAF0
: 1;
2316 unsigned IOCAF1
: 1;
2317 unsigned IOCAF2
: 1;
2318 unsigned IOCAF3
: 1;
2319 unsigned IOCAF4
: 1;
2320 unsigned IOCAF5
: 1;
2332 extern __at(0x0393) volatile __IOCAFbits_t IOCAFbits
;
2334 #define _IOCAF0 0x01
2335 #define _IOCAF1 0x02
2336 #define _IOCAF2 0x04
2337 #define _IOCAF3 0x08
2338 #define _IOCAF4 0x10
2339 #define _IOCAF5 0x20
2341 //==============================================================================
2344 //==============================================================================
2347 extern __at(0x039A) __sfr CLKRCON
;
2353 unsigned CLKRDIV0
: 1;
2354 unsigned CLKRDIV1
: 1;
2355 unsigned CLKRDIV2
: 1;
2356 unsigned CLKRDC0
: 1;
2357 unsigned CLKRDC1
: 1;
2358 unsigned CLKRSLR
: 1;
2359 unsigned CLKROE
: 1;
2360 unsigned CLKREN
: 1;
2365 unsigned CLKRDIV
: 3;
2372 unsigned CLKRDC
: 2;
2377 extern __at(0x039A) volatile __CLKRCONbits_t CLKRCONbits
;
2379 #define _CLKRDIV0 0x01
2380 #define _CLKRDIV1 0x02
2381 #define _CLKRDIV2 0x04
2382 #define _CLKRDC0 0x08
2383 #define _CLKRDC1 0x10
2384 #define _CLKRSLR 0x20
2385 #define _CLKROE 0x40
2386 #define _CLKREN 0x80
2388 //==============================================================================
2391 //==============================================================================
2394 extern __at(0x039C) __sfr MDCON
;
2402 unsigned MDOPOL
: 1;
2408 extern __at(0x039C) volatile __MDCONbits_t MDCONbits
;
2412 #define _MDOPOL 0x10
2417 //==============================================================================
2420 //==============================================================================
2423 extern __at(0x039D) __sfr MDSRC
;
2436 unsigned MDMSODIS
: 1;
2446 extern __at(0x039D) volatile __MDSRCbits_t MDSRCbits
;
2452 #define _MDMSODIS 0x80
2454 //==============================================================================
2457 //==============================================================================
2460 extern __at(0x039E) __sfr MDCARL
;
2471 unsigned MDCLSYNC
: 1;
2472 unsigned MDCLPOL
: 1;
2473 unsigned MDCLODIS
: 1;
2483 extern __at(0x039E) volatile __MDCARLbits_t MDCARLbits
;
2489 #define _MDCLSYNC 0x20
2490 #define _MDCLPOL 0x40
2491 #define _MDCLODIS 0x80
2493 //==============================================================================
2496 //==============================================================================
2499 extern __at(0x039F) __sfr MDCARH
;
2510 unsigned MDCHSYNC
: 1;
2511 unsigned MDCHPOL
: 1;
2512 unsigned MDCHODIS
: 1;
2522 extern __at(0x039F) volatile __MDCARHbits_t MDCARHbits
;
2528 #define _MDCHSYNC 0x20
2529 #define _MDCHPOL 0x40
2530 #define _MDCHODIS 0x80
2532 //==============================================================================
2535 //==============================================================================
2538 extern __at(0x0FE4) __sfr STATUS_SHAD
;
2542 unsigned C_SHAD
: 1;
2543 unsigned DC_SHAD
: 1;
2544 unsigned Z_SHAD
: 1;
2550 } __STATUS_SHADbits_t
;
2552 extern __at(0x0FE4) volatile __STATUS_SHADbits_t STATUS_SHADbits
;
2554 #define _C_SHAD 0x01
2555 #define _DC_SHAD 0x02
2556 #define _Z_SHAD 0x04
2558 //==============================================================================
2560 extern __at(0x0FE5) __sfr WREG_SHAD
;
2561 extern __at(0x0FE6) __sfr BSR_SHAD
;
2562 extern __at(0x0FE7) __sfr PCLATH_SHAD
;
2563 extern __at(0x0FE8) __sfr FSR0L_SHAD
;
2564 extern __at(0x0FE9) __sfr FSR0H_SHAD
;
2565 extern __at(0x0FEA) __sfr FSR1L_SHAD
;
2566 extern __at(0x0FEB) __sfr FSR1H_SHAD
;
2567 extern __at(0x0FED) __sfr STKPTR
;
2568 extern __at(0x0FEE) __sfr TOSL
;
2569 extern __at(0x0FEF) __sfr TOSH
;
2571 //==============================================================================
2573 // Configuration Bits
2575 //==============================================================================
2577 #define _CONFIG1 0x8007
2578 #define _CONFIG2 0x8008
2580 //----------------------------- CONFIG1 Options -------------------------------
2582 #define _FOSC_LP 0x3FF8 // LP Oscillator, Low-power crystal connected between OSC1 and OSC2 pins.
2583 #define _FOSC_XT 0x3FF9 // XT Oscillator, Crystal/resonator connected between OSC1 and OSC2 pins.
2584 #define _FOSC_HS 0x3FFA // HS Oscillator, High-speed crystal/resonator connected between OSC1 and OSC2 pins.
2585 #define _FOSC_EXTRC 0x3FFB // EXTRC oscillator: External RC circuit connected to CLKIN pin.
2586 #define _FOSC_INTOSC 0x3FFC // INTOSC oscillator: I/O function on CLKIN pin.
2587 #define _FOSC_ECL 0x3FFD // ECL, External Clock, Low Power Mode (0-0.5 MHz): device clock supplied to CLKIN pin.
2588 #define _FOSC_ECM 0x3FFE // ECM, External Clock, Medium Power Mode (0.5-4 MHz): device clock supplied to CLKIN pin.
2589 #define _FOSC_ECH 0x3FFF // ECH, External Clock, High Power Mode (4-32 MHz): device clock supplied to CLKIN pin.
2590 #define _WDTE_OFF 0x3FE7 // WDT disabled.
2591 #define _WDTE_SWDTEN 0x3FEF // WDT controlled by the SWDTEN bit in the WDTCON register.
2592 #define _WDTE_NSLEEP 0x3FF7 // WDT enabled while running and disabled in Sleep.
2593 #define _WDTE_ON 0x3FFF // WDT enabled.
2594 #define _PWRTE_ON 0x3FDF // PWRT enabled.
2595 #define _PWRTE_OFF 0x3FFF // PWRT disabled.
2596 #define _MCLRE_OFF 0x3FBF // MCLR/VPP pin function is digital input.
2597 #define _MCLRE_ON 0x3FFF // MCLR/VPP pin function is MCLR.
2598 #define _CP_ON 0x3F7F // Program memory code protection is enabled.
2599 #define _CP_OFF 0x3FFF // Program memory code protection is disabled.
2600 #define _CPD_ON 0x3EFF // Data memory code protection is enabled.
2601 #define _CPD_OFF 0x3FFF // Data memory code protection is disabled.
2602 #define _BOREN_OFF 0x39FF // Brown-out Reset disabled.
2603 #define _BOREN_SBODEN 0x3BFF // Brown-out Reset controlled by the SBOREN bit in the BORCON register.
2604 #define _BOREN_NSLEEP 0x3DFF // Brown-out Reset enabled while running and disabled in Sleep.
2605 #define _BOREN_ON 0x3FFF // Brown-out Reset enabled.
2606 #define _CLKOUTEN_ON 0x37FF // CLKOUT function is enabled on the CLKOUT pin.
2607 #define _CLKOUTEN_OFF 0x3FFF // CLKOUT function is disabled. I/O or oscillator function on the CLKOUT pin.
2608 #define _IESO_OFF 0x2FFF // Internal/External Switchover mode is disabled.
2609 #define _IESO_ON 0x3FFF // Internal/External Switchover mode is enabled.
2610 #define _FCMEN_OFF 0x1FFF // Fail-Safe Clock Monitor is disabled.
2611 #define _FCMEN_ON 0x3FFF // Fail-Safe Clock Monitor is enabled.
2613 //----------------------------- CONFIG2 Options -------------------------------
2615 #define _WRT_ALL 0x3FFC // 000h to FFFh write protected, no addresses may be modified by EECON control.
2616 #define _WRT_HALF 0x3FFD // 000h to 7FFh write protected, 800h to FFFh may be modified by EECON control.
2617 #define _WRT_BOOT 0x3FFE // 000h to 1FFh write protected, 200h to FFFh may be modified by EECON control.
2618 #define _WRT_OFF 0x3FFF // Write protection off.
2619 #define _PLLEN_OFF 0x3EFF // 4x PLL disabled.
2620 #define _PLLEN_ON 0x3FFF // 4x PLL enabled.
2621 #define _STVREN_OFF 0x3DFF // Stack Overflow or Underflow will not cause a Reset.
2622 #define _STVREN_ON 0x3FFF // Stack Overflow or Underflow will cause a Reset.
2623 #define _BORV_HI 0x3BFF // Brown-out Reset Voltage (Vbor), high trip point selected.
2624 #define _BORV_LO 0x3FFF // Brown-out Reset Voltage (Vbor), low trip point selected.
2625 #define _BORV_19 0x3FFF // Brown-out Reset Voltage (Vbor), low trip point selected.
2626 #define _DEBUG_ON 0x2FFF // In-Circuit Debugger enabled.
2627 #define _DEBUG_OFF 0x3FFF // In-Circuit Debugger disabled.
2628 #define _LVP_OFF 0x1FFF // High-voltage on MCLR/VPP must be used for programming.
2629 #define _LVP_ON 0x3FFF // Low-voltage programming enabled.
2631 //==============================================================================
2633 #define _DEVID1 0x8006
2635 #define _IDLOC0 0x8000
2636 #define _IDLOC1 0x8001
2637 #define _IDLOC2 0x8002
2638 #define _IDLOC3 0x8003
2640 //==============================================================================
2642 #ifndef NO_BIT_DEFINES
2644 #define ADON ADCON0bits.ADON // bit 0
2645 #define GO_NOT_DONE ADCON0bits.GO_NOT_DONE // bit 1, shadows bit in ADCON0bits
2646 #define ADGO ADCON0bits.ADGO // bit 1, shadows bit in ADCON0bits
2647 #define GO ADCON0bits.GO // bit 1, shadows bit in ADCON0bits
2648 #define CHS0 ADCON0bits.CHS0 // bit 2
2649 #define CHS1 ADCON0bits.CHS1 // bit 3
2650 #define CHS2 ADCON0bits.CHS2 // bit 4
2651 #define CHS3 ADCON0bits.CHS3 // bit 5
2652 #define CHS4 ADCON0bits.CHS4 // bit 6
2654 #define ADPREF0 ADCON1bits.ADPREF0 // bit 0
2655 #define ADPREF1 ADCON1bits.ADPREF1 // bit 1
2656 #define ADCS0 ADCON1bits.ADCS0 // bit 4
2657 #define ADCS1 ADCON1bits.ADCS1 // bit 5
2658 #define ADCS2 ADCON1bits.ADCS2 // bit 6
2659 #define ADFM ADCON1bits.ADFM // bit 7
2661 #define ANSA0 ANSELAbits.ANSA0 // bit 0
2662 #define ANSA1 ANSELAbits.ANSA1 // bit 1
2663 #define ANSA2 ANSELAbits.ANSA2 // bit 2
2664 #define ANSA4 ANSELAbits.ANSA4 // bit 4
2666 #define CCP1SEL APFCONbits.CCP1SEL // bit 0
2667 #define P1BSEL APFCONbits.P1BSEL // bit 1
2668 #define TXCKSEL APFCONbits.TXCKSEL // bit 2
2669 #define T1GSEL APFCONbits.T1GSEL // bit 3
2670 #define SSSEL APFCONbits.SSSEL // bit 5, shadows bit in APFCONbits
2671 #define SS1SEL APFCONbits.SS1SEL // bit 5, shadows bit in APFCONbits
2672 #define SDOSEL APFCONbits.SDOSEL // bit 6, shadows bit in APFCONbits
2673 #define SDO1SEL APFCONbits.SDO1SEL // bit 6, shadows bit in APFCONbits
2674 #define RXDTSEL APFCONbits.RXDTSEL // bit 7
2676 #define ABDEN BAUDCONbits.ABDEN // bit 0
2677 #define WUE BAUDCONbits.WUE // bit 1
2678 #define BRG16 BAUDCONbits.BRG16 // bit 3
2679 #define SCKP BAUDCONbits.SCKP // bit 4
2680 #define RCIDL BAUDCONbits.RCIDL // bit 6
2681 #define ABDOVF BAUDCONbits.ABDOVF // bit 7
2683 #define BORRDY BORCONbits.BORRDY // bit 0
2684 #define BORFS BORCONbits.BORFS // bit 6
2685 #define SBOREN BORCONbits.SBOREN // bit 7
2687 #define BSR0 BSRbits.BSR0 // bit 0
2688 #define BSR1 BSRbits.BSR1 // bit 1
2689 #define BSR2 BSRbits.BSR2 // bit 2
2690 #define BSR3 BSRbits.BSR3 // bit 3
2691 #define BSR4 BSRbits.BSR4 // bit 4
2693 #define PSS1BD0 CCP1ASbits.PSS1BD0 // bit 0
2694 #define PSS1BD1 CCP1ASbits.PSS1BD1 // bit 1
2695 #define PSS1AC0 CCP1ASbits.PSS1AC0 // bit 2
2696 #define PSS1AC1 CCP1ASbits.PSS1AC1 // bit 3
2697 #define CCP1AS0 CCP1ASbits.CCP1AS0 // bit 4
2698 #define CCP1AS1 CCP1ASbits.CCP1AS1 // bit 5
2699 #define CCP1AS2 CCP1ASbits.CCP1AS2 // bit 6
2700 #define CCP1ASE CCP1ASbits.CCP1ASE // bit 7
2702 #define CCP1M0 CCP1CONbits.CCP1M0 // bit 0
2703 #define CCP1M1 CCP1CONbits.CCP1M1 // bit 1
2704 #define CCP1M2 CCP1CONbits.CCP1M2 // bit 2
2705 #define CCP1M3 CCP1CONbits.CCP1M3 // bit 3
2706 #define DC1B0 CCP1CONbits.DC1B0 // bit 4
2707 #define DC1B1 CCP1CONbits.DC1B1 // bit 5
2708 #define P1M0 CCP1CONbits.P1M0 // bit 6
2709 #define P1M1 CCP1CONbits.P1M1 // bit 7
2711 #define CLKRDIV0 CLKRCONbits.CLKRDIV0 // bit 0
2712 #define CLKRDIV1 CLKRCONbits.CLKRDIV1 // bit 1
2713 #define CLKRDIV2 CLKRCONbits.CLKRDIV2 // bit 2
2714 #define CLKRDC0 CLKRCONbits.CLKRDC0 // bit 3
2715 #define CLKRDC1 CLKRCONbits.CLKRDC1 // bit 4
2716 #define CLKRSLR CLKRCONbits.CLKRSLR // bit 5
2717 #define CLKROE CLKRCONbits.CLKROE // bit 6
2718 #define CLKREN CLKRCONbits.CLKREN // bit 7
2720 #define C1SYNC CM1CON0bits.C1SYNC // bit 0
2721 #define C1HYS CM1CON0bits.C1HYS // bit 1
2722 #define C1SP CM1CON0bits.C1SP // bit 2
2723 #define C1POL CM1CON0bits.C1POL // bit 4
2724 #define C1OE CM1CON0bits.C1OE // bit 5
2725 #define C1OUT CM1CON0bits.C1OUT // bit 6
2726 #define C1ON CM1CON0bits.C1ON // bit 7
2728 #define C1NCH CM1CON1bits.C1NCH // bit 0, shadows bit in CM1CON1bits
2729 #define C1NCH0 CM1CON1bits.C1NCH0 // bit 0, shadows bit in CM1CON1bits
2730 #define C1PCH0 CM1CON1bits.C1PCH0 // bit 4
2731 #define C1PCH1 CM1CON1bits.C1PCH1 // bit 5
2732 #define C1INTN CM1CON1bits.C1INTN // bit 6
2733 #define C1INTP CM1CON1bits.C1INTP // bit 7
2735 #define MC1OUT CMOUTbits.MC1OUT // bit 0
2737 #define T0XCS CPSCON0bits.T0XCS // bit 0
2738 #define CPSOUT CPSCON0bits.CPSOUT // bit 1
2739 #define CPSRNG0 CPSCON0bits.CPSRNG0 // bit 2
2740 #define CPSRNG1 CPSCON0bits.CPSRNG1 // bit 3
2741 #define CPSRM CPSCON0bits.CPSRM // bit 6
2742 #define CPSON CPSCON0bits.CPSON // bit 7
2744 #define CPSCH0 CPSCON1bits.CPSCH0 // bit 0
2745 #define CPSCH1 CPSCON1bits.CPSCH1 // bit 1
2747 #define DACPSS0 DACCON0bits.DACPSS0 // bit 2
2748 #define DACPSS1 DACCON0bits.DACPSS1 // bit 3
2749 #define DACOE DACCON0bits.DACOE // bit 5
2750 #define DACLPS DACCON0bits.DACLPS // bit 6
2751 #define DACEN DACCON0bits.DACEN // bit 7
2753 #define DACR0 DACCON1bits.DACR0 // bit 0
2754 #define DACR1 DACCON1bits.DACR1 // bit 1
2755 #define DACR2 DACCON1bits.DACR2 // bit 2
2756 #define DACR3 DACCON1bits.DACR3 // bit 3
2757 #define DACR4 DACCON1bits.DACR4 // bit 4
2759 #define RD EECON1bits.RD // bit 0
2760 #define WR EECON1bits.WR // bit 1
2761 #define WREN EECON1bits.WREN // bit 2
2762 #define WRERR EECON1bits.WRERR // bit 3
2763 #define FREE EECON1bits.FREE // bit 4
2764 #define LWLO EECON1bits.LWLO // bit 5
2765 #define CFGS EECON1bits.CFGS // bit 6
2766 #define EEPGD EECON1bits.EEPGD // bit 7
2768 #define ADFVR0 FVRCONbits.ADFVR0 // bit 0
2769 #define ADFVR1 FVRCONbits.ADFVR1 // bit 1
2770 #define CDAFVR0 FVRCONbits.CDAFVR0 // bit 2
2771 #define CDAFVR1 FVRCONbits.CDAFVR1 // bit 3
2772 #define TSRNG FVRCONbits.TSRNG // bit 4
2773 #define TSEN FVRCONbits.TSEN // bit 5
2774 #define FVRRDY FVRCONbits.FVRRDY // bit 6
2775 #define FVREN FVRCONbits.FVREN // bit 7
2777 #define IOCIF INTCONbits.IOCIF // bit 0
2778 #define INTF INTCONbits.INTF // bit 1
2779 #define TMR0IF INTCONbits.TMR0IF // bit 2, shadows bit in INTCONbits
2780 #define T0IF INTCONbits.T0IF // bit 2, shadows bit in INTCONbits
2781 #define IOCIE INTCONbits.IOCIE // bit 3
2782 #define INTE INTCONbits.INTE // bit 4
2783 #define TMR0IE INTCONbits.TMR0IE // bit 5, shadows bit in INTCONbits
2784 #define T0IE INTCONbits.T0IE // bit 5, shadows bit in INTCONbits
2785 #define PEIE INTCONbits.PEIE // bit 6
2786 #define GIE INTCONbits.GIE // bit 7
2788 #define IOCAF0 IOCAFbits.IOCAF0 // bit 0
2789 #define IOCAF1 IOCAFbits.IOCAF1 // bit 1
2790 #define IOCAF2 IOCAFbits.IOCAF2 // bit 2
2791 #define IOCAF3 IOCAFbits.IOCAF3 // bit 3
2792 #define IOCAF4 IOCAFbits.IOCAF4 // bit 4
2793 #define IOCAF5 IOCAFbits.IOCAF5 // bit 5
2795 #define IOCAN0 IOCANbits.IOCAN0 // bit 0
2796 #define IOCAN1 IOCANbits.IOCAN1 // bit 1
2797 #define IOCAN2 IOCANbits.IOCAN2 // bit 2
2798 #define IOCAN3 IOCANbits.IOCAN3 // bit 3
2799 #define IOCAN4 IOCANbits.IOCAN4 // bit 4
2800 #define IOCAN5 IOCANbits.IOCAN5 // bit 5
2802 #define IOCAP0 IOCAPbits.IOCAP0 // bit 0
2803 #define IOCAP1 IOCAPbits.IOCAP1 // bit 1
2804 #define IOCAP2 IOCAPbits.IOCAP2 // bit 2
2805 #define IOCAP3 IOCAPbits.IOCAP3 // bit 3
2806 #define IOCAP4 IOCAPbits.IOCAP4 // bit 4
2807 #define IOCAP5 IOCAPbits.IOCAP5 // bit 5
2809 #define LATA0 LATAbits.LATA0 // bit 0
2810 #define LATA1 LATAbits.LATA1 // bit 1
2811 #define LATA2 LATAbits.LATA2 // bit 2
2812 #define LATA4 LATAbits.LATA4 // bit 4
2813 #define LATA5 LATAbits.LATA5 // bit 5
2815 #define MDCH0 MDCARHbits.MDCH0 // bit 0
2816 #define MDCH1 MDCARHbits.MDCH1 // bit 1
2817 #define MDCH2 MDCARHbits.MDCH2 // bit 2
2818 #define MDCH3 MDCARHbits.MDCH3 // bit 3
2819 #define MDCHSYNC MDCARHbits.MDCHSYNC // bit 5
2820 #define MDCHPOL MDCARHbits.MDCHPOL // bit 6
2821 #define MDCHODIS MDCARHbits.MDCHODIS // bit 7
2823 #define MDCL0 MDCARLbits.MDCL0 // bit 0
2824 #define MDCL1 MDCARLbits.MDCL1 // bit 1
2825 #define MDCL2 MDCARLbits.MDCL2 // bit 2
2826 #define MDCL3 MDCARLbits.MDCL3 // bit 3
2827 #define MDCLSYNC MDCARLbits.MDCLSYNC // bit 5
2828 #define MDCLPOL MDCARLbits.MDCLPOL // bit 6
2829 #define MDCLODIS MDCARLbits.MDCLODIS // bit 7
2831 #define MDBIT MDCONbits.MDBIT // bit 0
2832 #define MDOUT MDCONbits.MDOUT // bit 3
2833 #define MDOPOL MDCONbits.MDOPOL // bit 4
2834 #define MDSLR MDCONbits.MDSLR // bit 5
2835 #define MDOE MDCONbits.MDOE // bit 6
2836 #define MDEN MDCONbits.MDEN // bit 7
2838 #define MDMS0 MDSRCbits.MDMS0 // bit 0
2839 #define MDMS1 MDSRCbits.MDMS1 // bit 1
2840 #define MDMS2 MDSRCbits.MDMS2 // bit 2
2841 #define MDMS3 MDSRCbits.MDMS3 // bit 3
2842 #define MDMSODIS MDSRCbits.MDMSODIS // bit 7
2844 #define PS0 OPTION_REGbits.PS0 // bit 0
2845 #define PS1 OPTION_REGbits.PS1 // bit 1
2846 #define PS2 OPTION_REGbits.PS2 // bit 2
2847 #define PSA OPTION_REGbits.PSA // bit 3
2848 #define TMR0SE OPTION_REGbits.TMR0SE // bit 4, shadows bit in OPTION_REGbits
2849 #define T0SE OPTION_REGbits.T0SE // bit 4, shadows bit in OPTION_REGbits
2850 #define TMR0CS OPTION_REGbits.TMR0CS // bit 5, shadows bit in OPTION_REGbits
2851 #define T0CS OPTION_REGbits.T0CS // bit 5, shadows bit in OPTION_REGbits
2852 #define INTEDG OPTION_REGbits.INTEDG // bit 6
2853 #define NOT_WPUEN OPTION_REGbits.NOT_WPUEN // bit 7
2855 #define SCS0 OSCCONbits.SCS0 // bit 0
2856 #define SCS1 OSCCONbits.SCS1 // bit 1
2857 #define IRCF0 OSCCONbits.IRCF0 // bit 3
2858 #define IRCF1 OSCCONbits.IRCF1 // bit 4
2859 #define IRCF2 OSCCONbits.IRCF2 // bit 5
2860 #define IRCF3 OSCCONbits.IRCF3 // bit 6
2861 #define SPLLEN OSCCONbits.SPLLEN // bit 7
2863 #define HFIOFS OSCSTATbits.HFIOFS // bit 0
2864 #define LFIOFR OSCSTATbits.LFIOFR // bit 1
2865 #define MFIOFR OSCSTATbits.MFIOFR // bit 2
2866 #define HFIOFL OSCSTATbits.HFIOFL // bit 3
2867 #define HFIOFR OSCSTATbits.HFIOFR // bit 4
2868 #define OSTS OSCSTATbits.OSTS // bit 5
2869 #define PLLR OSCSTATbits.PLLR // bit 6
2870 #define T1OSCR OSCSTATbits.T1OSCR // bit 7
2872 #define TUN0 OSCTUNEbits.TUN0 // bit 0
2873 #define TUN1 OSCTUNEbits.TUN1 // bit 1
2874 #define TUN2 OSCTUNEbits.TUN2 // bit 2
2875 #define TUN3 OSCTUNEbits.TUN3 // bit 3
2876 #define TUN4 OSCTUNEbits.TUN4 // bit 4
2877 #define TUN5 OSCTUNEbits.TUN5 // bit 5
2879 #define NOT_BOR PCONbits.NOT_BOR // bit 0
2880 #define NOT_POR PCONbits.NOT_POR // bit 1
2881 #define NOT_RI PCONbits.NOT_RI // bit 2
2882 #define NOT_RMCLR PCONbits.NOT_RMCLR // bit 3
2883 #define STKUNF PCONbits.STKUNF // bit 6
2884 #define STKOVF PCONbits.STKOVF // bit 7
2886 #define TMR1IE PIE1bits.TMR1IE // bit 0
2887 #define TMR2IE PIE1bits.TMR2IE // bit 1
2888 #define CCP1IE PIE1bits.CCP1IE // bit 2
2889 #define SSP1IE PIE1bits.SSP1IE // bit 3
2890 #define TXIE PIE1bits.TXIE // bit 4
2891 #define RCIE PIE1bits.RCIE // bit 5
2892 #define ADIE PIE1bits.ADIE // bit 6
2893 #define TMR1GIE PIE1bits.TMR1GIE // bit 7
2895 #define BCL1IE PIE2bits.BCL1IE // bit 3
2896 #define EEIE PIE2bits.EEIE // bit 4
2897 #define C1IE PIE2bits.C1IE // bit 5
2898 #define OSFIE PIE2bits.OSFIE // bit 7
2900 #define TMR1IF PIR1bits.TMR1IF // bit 0
2901 #define TMR2IF PIR1bits.TMR2IF // bit 1
2902 #define CCP1IF PIR1bits.CCP1IF // bit 2
2903 #define SSP1IF PIR1bits.SSP1IF // bit 3
2904 #define TXIF PIR1bits.TXIF // bit 4
2905 #define RCIF PIR1bits.RCIF // bit 5
2906 #define ADIF PIR1bits.ADIF // bit 6
2907 #define TMR1GIF PIR1bits.TMR1GIF // bit 7
2909 #define BCL1IF PIR2bits.BCL1IF // bit 3
2910 #define EEIF PIR2bits.EEIF // bit 4
2911 #define C1IF PIR2bits.C1IF // bit 5
2912 #define OSFIF PIR2bits.OSFIF // bit 7
2914 #define RA0 PORTAbits.RA0 // bit 0
2915 #define RA1 PORTAbits.RA1 // bit 1
2916 #define RA2 PORTAbits.RA2 // bit 2
2917 #define RA3 PORTAbits.RA3 // bit 3
2918 #define RA4 PORTAbits.RA4 // bit 4
2919 #define RA5 PORTAbits.RA5 // bit 5
2921 #define STR1A PSTR1CONbits.STR1A // bit 0
2922 #define STR1B PSTR1CONbits.STR1B // bit 1
2923 #define STR1SYNC PSTR1CONbits.STR1SYNC // bit 4
2925 #define P1DC0 PWM1CONbits.P1DC0 // bit 0
2926 #define P1DC1 PWM1CONbits.P1DC1 // bit 1
2927 #define P1DC2 PWM1CONbits.P1DC2 // bit 2
2928 #define P1DC3 PWM1CONbits.P1DC3 // bit 3
2929 #define P1DC4 PWM1CONbits.P1DC4 // bit 4
2930 #define P1DC5 PWM1CONbits.P1DC5 // bit 5
2931 #define P1DC6 PWM1CONbits.P1DC6 // bit 6
2932 #define P1RSEN PWM1CONbits.P1RSEN // bit 7
2934 #define RX9D RCSTAbits.RX9D // bit 0
2935 #define OERR RCSTAbits.OERR // bit 1
2936 #define FERR RCSTAbits.FERR // bit 2
2937 #define ADDEN RCSTAbits.ADDEN // bit 3
2938 #define CREN RCSTAbits.CREN // bit 4
2939 #define SREN RCSTAbits.SREN // bit 5
2940 #define RX9 RCSTAbits.RX9 // bit 6
2941 #define SPEN RCSTAbits.SPEN // bit 7
2943 #define SRPR SRCON0bits.SRPR // bit 0
2944 #define SRPS SRCON0bits.SRPS // bit 1
2945 #define SRNQEN SRCON0bits.SRNQEN // bit 2
2946 #define SRQEN SRCON0bits.SRQEN // bit 3
2947 #define SRCLK0 SRCON0bits.SRCLK0 // bit 4
2948 #define SRCLK1 SRCON0bits.SRCLK1 // bit 5
2949 #define SRCLK2 SRCON0bits.SRCLK2 // bit 6
2950 #define SRLEN SRCON0bits.SRLEN // bit 7
2952 #define SRRC1E SRCON1bits.SRRC1E // bit 0
2953 #define SRRCKE SRCON1bits.SRRCKE // bit 2
2954 #define SRRPE SRCON1bits.SRRPE // bit 3
2955 #define SRSC1E SRCON1bits.SRSC1E // bit 4
2956 #define SRSCKE SRCON1bits.SRSCKE // bit 6
2957 #define SRSPE SRCON1bits.SRSPE // bit 7
2959 #define SSPM0 SSP1CON1bits.SSPM0 // bit 0
2960 #define SSPM1 SSP1CON1bits.SSPM1 // bit 1
2961 #define SSPM2 SSP1CON1bits.SSPM2 // bit 2
2962 #define SSPM3 SSP1CON1bits.SSPM3 // bit 3
2963 #define CKP SSP1CON1bits.CKP // bit 4
2964 #define SSPEN SSP1CON1bits.SSPEN // bit 5
2965 #define SSPOV SSP1CON1bits.SSPOV // bit 6
2966 #define WCOL SSP1CON1bits.WCOL // bit 7
2968 #define SEN SSP1CON2bits.SEN // bit 0
2969 #define RSEN SSP1CON2bits.RSEN // bit 1
2970 #define PEN SSP1CON2bits.PEN // bit 2
2971 #define RCEN SSP1CON2bits.RCEN // bit 3
2972 #define ACKEN SSP1CON2bits.ACKEN // bit 4
2973 #define ACKDT SSP1CON2bits.ACKDT // bit 5
2974 #define ACKSTAT SSP1CON2bits.ACKSTAT // bit 6
2975 #define GCEN SSP1CON2bits.GCEN // bit 7
2977 #define DHEN SSP1CON3bits.DHEN // bit 0
2978 #define AHEN SSP1CON3bits.AHEN // bit 1
2979 #define SBCDE SSP1CON3bits.SBCDE // bit 2
2980 #define SDAHT SSP1CON3bits.SDAHT // bit 3
2981 #define BOEN SSP1CON3bits.BOEN // bit 4
2982 #define SCIE SSP1CON3bits.SCIE // bit 5
2983 #define PCIE SSP1CON3bits.PCIE // bit 6
2984 #define ACKTIM SSP1CON3bits.ACKTIM // bit 7
2986 #define BF SSP1STATbits.BF // bit 0
2987 #define UA SSP1STATbits.UA // bit 1
2988 #define R_NOT_W SSP1STATbits.R_NOT_W // bit 2
2989 #define S SSP1STATbits.S // bit 3
2990 #define P SSP1STATbits.P // bit 4
2991 #define D_NOT_A SSP1STATbits.D_NOT_A // bit 5
2992 #define CKE SSP1STATbits.CKE // bit 6
2993 #define SMP SSP1STATbits.SMP // bit 7
2995 #define C STATUSbits.C // bit 0
2996 #define DC STATUSbits.DC // bit 1
2997 #define Z STATUSbits.Z // bit 2
2998 #define NOT_PD STATUSbits.NOT_PD // bit 3
2999 #define NOT_TO STATUSbits.NOT_TO // bit 4
3001 #define C_SHAD STATUS_SHADbits.C_SHAD // bit 0
3002 #define DC_SHAD STATUS_SHADbits.DC_SHAD // bit 1
3003 #define Z_SHAD STATUS_SHADbits.Z_SHAD // bit 2
3005 #define TMR1ON T1CONbits.TMR1ON // bit 0
3006 #define NOT_T1SYNC T1CONbits.NOT_T1SYNC // bit 2
3007 #define T1OSCEN T1CONbits.T1OSCEN // bit 3
3008 #define T1CKPS0 T1CONbits.T1CKPS0 // bit 4
3009 #define T1CKPS1 T1CONbits.T1CKPS1 // bit 5
3010 #define TMR1CS0 T1CONbits.TMR1CS0 // bit 6
3011 #define TMR1CS1 T1CONbits.TMR1CS1 // bit 7
3013 #define T1GSS0 T1GCONbits.T1GSS0 // bit 0
3014 #define T1GSS1 T1GCONbits.T1GSS1 // bit 1
3015 #define T1GVAL T1GCONbits.T1GVAL // bit 2
3016 #define T1GGO T1GCONbits.T1GGO // bit 3
3017 #define T1GSPM T1GCONbits.T1GSPM // bit 4
3018 #define T1GTM T1GCONbits.T1GTM // bit 5
3019 #define T1GPOL T1GCONbits.T1GPOL // bit 6
3020 #define TMR1GE T1GCONbits.TMR1GE // bit 7
3022 #define T2CKPS0 T2CONbits.T2CKPS0 // bit 0
3023 #define T2CKPS1 T2CONbits.T2CKPS1 // bit 1
3024 #define TMR2ON T2CONbits.TMR2ON // bit 2
3025 #define T2OUTPS0 T2CONbits.T2OUTPS0 // bit 3
3026 #define T2OUTPS1 T2CONbits.T2OUTPS1 // bit 4
3027 #define T2OUTPS2 T2CONbits.T2OUTPS2 // bit 5
3028 #define T2OUTPS3 T2CONbits.T2OUTPS3 // bit 6
3030 #define TRISA0 TRISAbits.TRISA0 // bit 0
3031 #define TRISA1 TRISAbits.TRISA1 // bit 1
3032 #define TRISA2 TRISAbits.TRISA2 // bit 2
3033 #define TRISA3 TRISAbits.TRISA3 // bit 3
3034 #define TRISA4 TRISAbits.TRISA4 // bit 4
3035 #define TRISA5 TRISAbits.TRISA5 // bit 5
3037 #define TX9D TXSTAbits.TX9D // bit 0
3038 #define TRMT TXSTAbits.TRMT // bit 1
3039 #define BRGH TXSTAbits.BRGH // bit 2
3040 #define SENDB TXSTAbits.SENDB // bit 3
3041 #define SYNC TXSTAbits.SYNC // bit 4
3042 #define TXEN TXSTAbits.TXEN // bit 5
3043 #define TX9 TXSTAbits.TX9 // bit 6
3044 #define CSRC TXSTAbits.CSRC // bit 7
3046 #define SWDTEN WDTCONbits.SWDTEN // bit 0
3047 #define WDTPS0 WDTCONbits.WDTPS0 // bit 1
3048 #define WDTPS1 WDTCONbits.WDTPS1 // bit 2
3049 #define WDTPS2 WDTCONbits.WDTPS2 // bit 3
3050 #define WDTPS3 WDTCONbits.WDTPS3 // bit 4
3051 #define WDTPS4 WDTCONbits.WDTPS4 // bit 5
3053 #define WPUA0 WPUAbits.WPUA0 // bit 0
3054 #define WPUA1 WPUAbits.WPUA1 // bit 1
3055 #define WPUA2 WPUAbits.WPUA2 // bit 2
3056 #define WPUA3 WPUAbits.WPUA3 // bit 3
3057 #define WPUA4 WPUAbits.WPUA4 // bit 4
3058 #define WPUA5 WPUAbits.WPUA5 // bit 5
3060 #endif // #ifndef NO_BIT_DEFINES
3062 #endif // #ifndef __PIC12LF1840T39A_H__