2 * This declarations of the PIC16F676 MCU.
4 * This file is part of the GNU PIC library for SDCC, originally
5 * created by Molnar Karoly <molnarkaroly@users.sf.net> 2016.
7 * This file is generated automatically by the cinc2h.pl, 2016-04-13 17:22:57 UTC.
9 * SDCC is licensed under the GNU Public license (GPL) v2. Note that
10 * this license covers the code to the compiler and other executables,
11 * but explicitly does not cover any code or objects generated by sdcc.
13 * For pic device libraries and header files which are derived from
14 * Microchip header (.inc) and linker script (.lkr) files Microchip
15 * requires that "The header files should state that they are only to be
16 * used with authentic Microchip devices" which makes them incompatible
17 * with the GPL. Pic device libraries and header files are located at
18 * non-free/lib and non-free/include directories respectively.
19 * Sdcc should be run with the --use-non-free command line option in
20 * order to include non-free header files and libraries.
22 * See http://sdcc.sourceforge.net/ for the latest information on sdcc.
25 #ifndef __PIC16F676_H__
26 #define __PIC16F676_H__
28 //==============================================================================
32 //==============================================================================
34 #ifndef NO_ADDR_DEFINES
36 #define INDF_ADDR 0x0000
37 #define TMR0_ADDR 0x0001
38 #define PCL_ADDR 0x0002
39 #define STATUS_ADDR 0x0003
40 #define FSR_ADDR 0x0004
41 #define PORTA_ADDR 0x0005
42 #define PORTC_ADDR 0x0007
43 #define PCLATH_ADDR 0x000A
44 #define INTCON_ADDR 0x000B
45 #define PIR1_ADDR 0x000C
46 #define TMR1_ADDR 0x000E
47 #define TMR1L_ADDR 0x000E
48 #define TMR1H_ADDR 0x000F
49 #define T1CON_ADDR 0x0010
50 #define CMCON_ADDR 0x0019
51 #define ADRESH_ADDR 0x001E
52 #define ADCON0_ADDR 0x001F
53 #define OPTION_REG_ADDR 0x0081
54 #define TRISA_ADDR 0x0085
55 #define TRISC_ADDR 0x0087
56 #define PIE1_ADDR 0x008C
57 #define PCON_ADDR 0x008E
58 #define OSCCAL_ADDR 0x0090
59 #define ANSEL_ADDR 0x0091
60 #define WPU_ADDR 0x0095
61 #define WPUA_ADDR 0x0095
62 #define IOC_ADDR 0x0096
63 #define IOCA_ADDR 0x0096
64 #define VRCON_ADDR 0x0099
65 #define EEDAT_ADDR 0x009A
66 #define EEDATA_ADDR 0x009A
67 #define EEADR_ADDR 0x009B
68 #define EECON1_ADDR 0x009C
69 #define EECON2_ADDR 0x009D
70 #define ADRESL_ADDR 0x009E
71 #define ADCON1_ADDR 0x009F
73 #endif // #ifndef NO_ADDR_DEFINES
75 //==============================================================================
77 // Register Definitions
79 //==============================================================================
81 extern __at(0x0000) __sfr INDF
;
82 extern __at(0x0001) __sfr TMR0
;
83 extern __at(0x0002) __sfr PCL
;
85 //==============================================================================
88 extern __at(0x0003) __sfr STATUS
;
112 extern __at(0x0003) volatile __STATUSbits_t STATUSbits
;
123 //==============================================================================
125 extern __at(0x0004) __sfr FSR
;
127 //==============================================================================
130 extern __at(0x0005) __sfr PORTA
;
153 extern __at(0x0005) volatile __PORTAbits_t PORTAbits
;
162 //==============================================================================
165 //==============================================================================
168 extern __at(0x0007) __sfr PORTC
;
191 extern __at(0x0007) volatile __PORTCbits_t PORTCbits
;
200 //==============================================================================
202 extern __at(0x000A) __sfr PCLATH
;
204 //==============================================================================
207 extern __at(0x000B) __sfr INTCON
;
236 extern __at(0x000B) volatile __INTCONbits_t INTCONbits
;
249 //==============================================================================
252 //==============================================================================
255 extern __at(0x000C) __sfr PIR1
;
284 extern __at(0x000C) volatile __PIR1bits_t PIR1bits
;
292 //==============================================================================
294 extern __at(0x000E) __sfr TMR1
;
295 extern __at(0x000E) __sfr TMR1L
;
296 extern __at(0x000F) __sfr TMR1H
;
298 //==============================================================================
301 extern __at(0x0010) __sfr T1CON
;
309 unsigned NOT_T1SYNC
: 1;
310 unsigned T1OSCEN
: 1;
311 unsigned T1CKPS0
: 1;
312 unsigned T1CKPS1
: 1;
325 extern __at(0x0010) volatile __T1CONbits_t T1CONbits
;
329 #define _NOT_T1SYNC 0x04
330 #define _T1OSCEN 0x08
331 #define _T1CKPS0 0x10
332 #define _T1CKPS1 0x20
335 //==============================================================================
338 //==============================================================================
341 extern __at(0x0019) __sfr CMCON
;
364 extern __at(0x0019) volatile __CMCONbits_t CMCONbits
;
373 //==============================================================================
375 extern __at(0x001E) __sfr ADRESH
;
377 //==============================================================================
380 extern __at(0x001F) __sfr ADCON0
;
387 unsigned GO_NOT_DONE
: 1;
411 unsigned NOT_DONE
: 1;
423 unsigned GO_DONE
: 1;
440 extern __at(0x001F) volatile __ADCON0bits_t ADCON0bits
;
443 #define _GO_NOT_DONE 0x02
445 #define _NOT_DONE 0x02
446 #define _GO_DONE 0x02
453 //==============================================================================
456 //==============================================================================
459 extern __at(0x0081) __sfr OPTION_REG
;
472 unsigned NOT_RAPU
: 1;
484 unsigned NOT_GPPU
: 1;
492 } __OPTION_REGbits_t
;
494 extern __at(0x0081) volatile __OPTION_REGbits_t OPTION_REGbits
;
503 #define _NOT_RAPU 0x80
504 #define _NOT_GPPU 0x80
506 //==============================================================================
509 //==============================================================================
512 extern __at(0x0085) __sfr TRISA
;
535 extern __at(0x0085) volatile __TRISAbits_t TRISAbits
;
544 //==============================================================================
547 //==============================================================================
550 extern __at(0x0087) __sfr TRISC
;
573 extern __at(0x0087) volatile __TRISCbits_t TRISCbits
;
582 //==============================================================================
585 //==============================================================================
588 extern __at(0x008C) __sfr PIE1
;
617 extern __at(0x008C) volatile __PIE1bits_t PIE1bits
;
625 //==============================================================================
628 //==============================================================================
631 extern __at(0x008E) __sfr PCON
;
637 unsigned NOT_BOR
: 1;
638 unsigned NOT_POR
: 1;
649 unsigned NOT_BOD
: 1;
660 extern __at(0x008E) volatile __PCONbits_t PCONbits
;
662 #define _NOT_BOR 0x01
663 #define _NOT_BOD 0x01
664 #define _NOT_POR 0x02
666 //==============================================================================
669 //==============================================================================
672 extern __at(0x0090) __sfr OSCCAL
;
695 extern __at(0x0090) volatile __OSCCALbits_t OSCCALbits
;
704 //==============================================================================
707 //==============================================================================
710 extern __at(0x0091) __sfr ANSEL
;
724 extern __at(0x0091) volatile __ANSELbits_t ANSELbits
;
735 //==============================================================================
738 //==============================================================================
741 extern __at(0x0095) __sfr WPU
;
755 extern __at(0x0095) volatile __WPUbits_t WPUbits
;
763 //==============================================================================
766 //==============================================================================
769 extern __at(0x0095) __sfr WPUA
;
783 extern __at(0x0095) volatile __WPUAbits_t WPUAbits
;
785 #define _WPUA_WPUA0 0x01
786 #define _WPUA_WPUA1 0x02
787 #define _WPUA_WPUA2 0x04
788 #define _WPUA_WPUA4 0x10
789 #define _WPUA_WPUA5 0x20
791 //==============================================================================
794 //==============================================================================
797 extern __at(0x0096) __sfr IOC
;
820 extern __at(0x0096) volatile __IOCbits_t IOCbits
;
829 //==============================================================================
832 //==============================================================================
835 extern __at(0x0096) __sfr IOCA
;
858 extern __at(0x0096) volatile __IOCAbits_t IOCAbits
;
860 #define _IOCA_IOCA0 0x01
861 #define _IOCA_IOCA1 0x02
862 #define _IOCA_IOCA2 0x04
863 #define _IOCA_IOCA3 0x08
864 #define _IOCA_IOCA4 0x10
865 #define _IOCA_IOCA5 0x20
867 //==============================================================================
870 //==============================================================================
873 extern __at(0x0099) __sfr VRCON
;
896 extern __at(0x0099) volatile __VRCONbits_t VRCONbits
;
905 //==============================================================================
907 extern __at(0x009A) __sfr EEDAT
;
908 extern __at(0x009A) __sfr EEDATA
;
909 extern __at(0x009B) __sfr EEADR
;
911 //==============================================================================
914 extern __at(0x009C) __sfr EECON1
;
928 extern __at(0x009C) volatile __EECON1bits_t EECON1bits
;
935 //==============================================================================
937 extern __at(0x009D) __sfr EECON2
;
938 extern __at(0x009E) __sfr ADRESL
;
940 //==============================================================================
943 extern __at(0x009F) __sfr ADCON1
;
967 extern __at(0x009F) volatile __ADCON1bits_t ADCON1bits
;
973 //==============================================================================
976 //==============================================================================
978 // Configuration Bits
980 //==============================================================================
982 #define _CONFIG 0x2007
984 //----------------------------- CONFIG Options -------------------------------
986 #define _FOSC_LP 0x3FF8 // LP oscillator: Low power crystal on RA4/OSC2/CLKOUT and RA5/OSC1/CLKIN.
987 #define _LP_OSC 0x3FF8 // LP oscillator: Low power crystal on RA4/OSC2/CLKOUT and RA5/OSC1/CLKIN.
988 #define _FOSC_XT 0x3FF9 // XT oscillator: Crystal/resonator on RA4/OSC2/CLKOUT and RA5/OSC1/CLKIN.
989 #define _XT_OSC 0x3FF9 // XT oscillator: Crystal/resonator on RA4/OSC2/CLKOUT and RA5/OSC1/CLKIN.
990 #define _FOSC_HS 0x3FFA // HS oscillator: High speed crystal/resonator on RA4/OSC2/CLKOUT and RA5/OSC1/CLKIN.
991 #define _HS_OSC 0x3FFA // HS oscillator: High speed crystal/resonator on RA4/OSC2/CLKOUT and RA5/OSC1/CLKIN.
992 #define _FOSC_EC 0x3FFB // EC: I/O function on RA4/OSC2/CLKOUT pin, CLKIN on RA5/OSC1/CLKIN.
993 #define _EC_OSC 0x3FFB // EC: I/O function on RA4/OSC2/CLKOUT pin, CLKIN on RA5/OSC1/CLKIN.
994 #define _FOSC_INTRCIO 0x3FFC // INTOSC oscillator: I/O function on RA4/OSC2/CLKOUT pin, I/O function on RA5/OSC1/CLKIN.
995 #define _INTRC_OSC_NOCLKOUT 0x3FFC // INTOSC oscillator: I/O function on RA4/OSC2/CLKOUT pin, I/O function on RA5/OSC1/CLKIN.
996 #define _FOSC_INTRCCLK 0x3FFD // INTOSC oscillator: CLKOUT function on RA4/OSC2/CLKOUT pin, I/O function on RA5/OSC1/CLKIN.
997 #define _INTRC_OSC_CLKOUT 0x3FFD // INTOSC oscillator: CLKOUT function on RA4/OSC2/CLKOUT pin, I/O function on RA5/OSC1/CLKIN.
998 #define _FOSC_EXTRCIO 0x3FFE // RC oscillator: I/O function on RA4/OSC2/CLKOUT pin, RC on RA5/OSC1/CLKIN.
999 #define _EXTRC_OSC_NOCLKOUT 0x3FFE // RC oscillator: I/O function on RA4/OSC2/CLKOUT pin, RC on RA5/OSC1/CLKIN.
1000 #define _FOSC_EXTRCCLK 0x3FFF // RC oscillator: CLKOUT function on RA4/OSC2/CLKOUT pin, RC on RA5/OSC1/CLKIN.
1001 #define _EXTRC_OSC_CLKOUT 0x3FFF // RC oscillator: CLKOUT function on RA4/OSC2/CLKOUT pin, RC on RA5/OSC1/CLKIN.
1002 #define _WDTE_OFF 0x3FF7 // WDT disabled.
1003 #define _WDT_OFF 0x3FF7 // WDT disabled.
1004 #define _WDTE_ON 0x3FFF // WDT enabled.
1005 #define _WDT_ON 0x3FFF // WDT enabled.
1006 #define _PWRTE_ON 0x3FEF // PWRT enabled.
1007 #define _PWRTE_OFF 0x3FFF // PWRT disabled.
1008 #define _MCLRE_OFF 0x3FDF // RA3/MCLR pin function is digital I/O, MCLR internally tied to VDD.
1009 #define _MCLRE_ON 0x3FFF // RA3/MCLR pin function is MCLR.
1010 #define _BOREN_OFF 0x3FBF // BOD disabled.
1011 #define _BODEN_OFF 0x3FBF // BOD disabled.
1012 #define _BOREN_ON 0x3FFF // BOD enabled.
1013 #define _BODEN 0x3FFF // BOD enabled.
1014 #define _CP_ON 0x3F7F // Program Memory code protection is enabled.
1015 #define _CP 0x3F7F // Program Memory code protection is enabled.
1016 #define _CP_OFF 0x3FFF // Program Memory code protection is disabled.
1017 #define _CPD_ON 0x3EFF // Data memory code protection is enabled.
1018 #define _CPD 0x3EFF // Data memory code protection is enabled.
1019 #define _CPD_OFF 0x3FFF // Data memory code protection is disabled.
1021 //==============================================================================
1023 #define _DEVID1 0x2006
1025 #define _IDLOC0 0x2000
1026 #define _IDLOC1 0x2001
1027 #define _IDLOC2 0x2002
1028 #define _IDLOC3 0x2003
1030 //==============================================================================
1032 #ifndef NO_BIT_DEFINES
1034 #define ADON ADCON0bits.ADON // bit 0
1035 #define GO_NOT_DONE ADCON0bits.GO_NOT_DONE // bit 1, shadows bit in ADCON0bits
1036 #define GO ADCON0bits.GO // bit 1, shadows bit in ADCON0bits
1037 #define NOT_DONE ADCON0bits.NOT_DONE // bit 1, shadows bit in ADCON0bits
1038 #define GO_DONE ADCON0bits.GO_DONE // bit 1, shadows bit in ADCON0bits
1039 #define CHS0 ADCON0bits.CHS0 // bit 2
1040 #define CHS1 ADCON0bits.CHS1 // bit 3
1041 #define CHS2 ADCON0bits.CHS2 // bit 4
1042 #define VCFG ADCON0bits.VCFG // bit 6
1043 #define ADFM ADCON0bits.ADFM // bit 7
1045 #define ADCS0 ADCON1bits.ADCS0 // bit 4
1046 #define ADCS1 ADCON1bits.ADCS1 // bit 5
1047 #define ADCS2 ADCON1bits.ADCS2 // bit 6
1049 #define ANS0 ANSELbits.ANS0 // bit 0
1050 #define ANS1 ANSELbits.ANS1 // bit 1
1051 #define ANS2 ANSELbits.ANS2 // bit 2
1052 #define ANS3 ANSELbits.ANS3 // bit 3
1053 #define ANS4 ANSELbits.ANS4 // bit 4
1054 #define ANS5 ANSELbits.ANS5 // bit 5
1055 #define ANS6 ANSELbits.ANS6 // bit 6
1056 #define ANS7 ANSELbits.ANS7 // bit 7
1058 #define CM0 CMCONbits.CM0 // bit 0
1059 #define CM1 CMCONbits.CM1 // bit 1
1060 #define CM2 CMCONbits.CM2 // bit 2
1061 #define CIS CMCONbits.CIS // bit 3
1062 #define CINV CMCONbits.CINV // bit 4
1063 #define COUT CMCONbits.COUT // bit 6
1065 #define RD EECON1bits.RD // bit 0
1066 #define WR EECON1bits.WR // bit 1
1067 #define WREN EECON1bits.WREN // bit 2
1068 #define WRERR EECON1bits.WRERR // bit 3
1070 #define RAIF INTCONbits.RAIF // bit 0
1071 #define INTF INTCONbits.INTF // bit 1
1072 #define T0IF INTCONbits.T0IF // bit 2, shadows bit in INTCONbits
1073 #define TMR0IF INTCONbits.TMR0IF // bit 2, shadows bit in INTCONbits
1074 #define RAIE INTCONbits.RAIE // bit 3
1075 #define INTE INTCONbits.INTE // bit 4
1076 #define T0IE INTCONbits.T0IE // bit 5, shadows bit in INTCONbits
1077 #define TMR0IE INTCONbits.TMR0IE // bit 5, shadows bit in INTCONbits
1078 #define PEIE INTCONbits.PEIE // bit 6
1079 #define GIE INTCONbits.GIE // bit 7
1081 #define IOCA0 IOCbits.IOCA0 // bit 0
1082 #define IOCA1 IOCbits.IOCA1 // bit 1
1083 #define IOCA2 IOCbits.IOCA2 // bit 2
1084 #define IOCA3 IOCbits.IOCA3 // bit 3
1085 #define IOCA4 IOCbits.IOCA4 // bit 4
1086 #define IOCA5 IOCbits.IOCA5 // bit 5
1088 #define PS0 OPTION_REGbits.PS0 // bit 0
1089 #define PS1 OPTION_REGbits.PS1 // bit 1
1090 #define PS2 OPTION_REGbits.PS2 // bit 2
1091 #define PSA OPTION_REGbits.PSA // bit 3
1092 #define T0SE OPTION_REGbits.T0SE // bit 4
1093 #define T0CS OPTION_REGbits.T0CS // bit 5
1094 #define INTEDG OPTION_REGbits.INTEDG // bit 6
1095 #define NOT_RAPU OPTION_REGbits.NOT_RAPU // bit 7, shadows bit in OPTION_REGbits
1096 #define NOT_GPPU OPTION_REGbits.NOT_GPPU // bit 7, shadows bit in OPTION_REGbits
1098 #define CAL0 OSCCALbits.CAL0 // bit 2
1099 #define CAL1 OSCCALbits.CAL1 // bit 3
1100 #define CAL2 OSCCALbits.CAL2 // bit 4
1101 #define CAL3 OSCCALbits.CAL3 // bit 5
1102 #define CAL4 OSCCALbits.CAL4 // bit 6
1103 #define CAL5 OSCCALbits.CAL5 // bit 7
1105 #define NOT_BOR PCONbits.NOT_BOR // bit 0, shadows bit in PCONbits
1106 #define NOT_BOD PCONbits.NOT_BOD // bit 0, shadows bit in PCONbits
1107 #define NOT_POR PCONbits.NOT_POR // bit 1
1109 #define TMR1IE PIE1bits.TMR1IE // bit 0, shadows bit in PIE1bits
1110 #define T1IE PIE1bits.T1IE // bit 0, shadows bit in PIE1bits
1111 #define CMIE PIE1bits.CMIE // bit 3
1112 #define ADIE PIE1bits.ADIE // bit 6
1113 #define EEIE PIE1bits.EEIE // bit 7
1115 #define TMR1IF PIR1bits.TMR1IF // bit 0, shadows bit in PIR1bits
1116 #define T1IF PIR1bits.T1IF // bit 0, shadows bit in PIR1bits
1117 #define CMIF PIR1bits.CMIF // bit 3
1118 #define ADIF PIR1bits.ADIF // bit 6
1119 #define EEIF PIR1bits.EEIF // bit 7
1121 #define RA0 PORTAbits.RA0 // bit 0
1122 #define RA1 PORTAbits.RA1 // bit 1
1123 #define RA2 PORTAbits.RA2 // bit 2
1124 #define RA3 PORTAbits.RA3 // bit 3
1125 #define RA4 PORTAbits.RA4 // bit 4
1126 #define RA5 PORTAbits.RA5 // bit 5
1128 #define RC0 PORTCbits.RC0 // bit 0
1129 #define RC1 PORTCbits.RC1 // bit 1
1130 #define RC2 PORTCbits.RC2 // bit 2
1131 #define RC3 PORTCbits.RC3 // bit 3
1132 #define RC4 PORTCbits.RC4 // bit 4
1133 #define RC5 PORTCbits.RC5 // bit 5
1135 #define C STATUSbits.C // bit 0
1136 #define DC STATUSbits.DC // bit 1
1137 #define Z STATUSbits.Z // bit 2
1138 #define NOT_PD STATUSbits.NOT_PD // bit 3
1139 #define NOT_TO STATUSbits.NOT_TO // bit 4
1140 #define RP0 STATUSbits.RP0 // bit 5
1141 #define RP1 STATUSbits.RP1 // bit 6
1142 #define IRP STATUSbits.IRP // bit 7
1144 #define TMR1ON T1CONbits.TMR1ON // bit 0
1145 #define TMR1CS T1CONbits.TMR1CS // bit 1
1146 #define NOT_T1SYNC T1CONbits.NOT_T1SYNC // bit 2
1147 #define T1OSCEN T1CONbits.T1OSCEN // bit 3
1148 #define T1CKPS0 T1CONbits.T1CKPS0 // bit 4
1149 #define T1CKPS1 T1CONbits.T1CKPS1 // bit 5
1150 #define TMR1GE T1CONbits.TMR1GE // bit 6
1152 #define TRISA0 TRISAbits.TRISA0 // bit 0
1153 #define TRISA1 TRISAbits.TRISA1 // bit 1
1154 #define TRISA2 TRISAbits.TRISA2 // bit 2
1155 #define TRISA3 TRISAbits.TRISA3 // bit 3
1156 #define TRISA4 TRISAbits.TRISA4 // bit 4
1157 #define TRISA5 TRISAbits.TRISA5 // bit 5
1159 #define TRISC0 TRISCbits.TRISC0 // bit 0
1160 #define TRISC1 TRISCbits.TRISC1 // bit 1
1161 #define TRISC2 TRISCbits.TRISC2 // bit 2
1162 #define TRISC3 TRISCbits.TRISC3 // bit 3
1163 #define TRISC4 TRISCbits.TRISC4 // bit 4
1164 #define TRISC5 TRISCbits.TRISC5 // bit 5
1166 #define VR0 VRCONbits.VR0 // bit 0
1167 #define VR1 VRCONbits.VR1 // bit 1
1168 #define VR2 VRCONbits.VR2 // bit 2
1169 #define VR3 VRCONbits.VR3 // bit 3
1170 #define VRR VRCONbits.VRR // bit 5
1171 #define VREN VRCONbits.VREN // bit 7
1173 #define WPUA0 WPUbits.WPUA0 // bit 0
1174 #define WPUA1 WPUbits.WPUA1 // bit 1
1175 #define WPUA2 WPUbits.WPUA2 // bit 2
1176 #define WPUA4 WPUbits.WPUA4 // bit 4
1177 #define WPUA5 WPUbits.WPUA5 // bit 5
1179 #endif // #ifndef NO_BIT_DEFINES
1181 #endif // #ifndef __PIC16F676_H__