soc/intel/common/block/itss: Route PCI INT pin to PIRQ using PIR
[coreboot2.git] / util / superiotool / 
treec0f273cec98259184d57c4d82a39f6c65a8ab3fc
drwxr-xr-x   ..
-rw-r--r-- 12 .gitignore
-rw-r--r-- 17987 COPYING
-rw-r--r-- 2661 Makefile
-rw-r--r-- 3635 README
-rw-r--r-- 2165 ali.c
-rw-r--r-- 2407 amd.c
-rw-r--r-- 2795 aspeed.c
-rw-r--r-- 139 description.md
-rw-r--r-- 2015 exar.c
-rw-r--r-- 35889 fintek.c
-rw-r--r-- 1577 infineon.c
-rw-r--r-- 78472 ite.c
-rw-r--r-- 22771 nsc.c
-rw-r--r-- 42436 nuvoton.c
-rw-r--r-- 426 pci.c
-rw-r--r-- 2566 serverengines.c
-rw-r--r-- 37885 smsc.c
-rw-r--r-- 3740 superiotool.8
-rw-r--r-- 8172 superiotool.c
-rw-r--r-- 8310 superiotool.h
-rw-r--r-- 4091 via.c
-rw-r--r-- 37859 winbond.c